]> bbs.cooldavid.org Git - net-next-2.6.git/commitdiff
ARM: S3C64XX: Change to using s3c_gpio_cfgpin_range()
authorBen Dooks <ben-linux@fluff.org>
Thu, 27 May 2010 06:54:06 +0000 (15:54 +0900)
committerKukjin Kim <kgene.kim@samsung.com>
Sat, 23 Oct 2010 02:49:09 +0000 (11:49 +0900)
Change the code setting ranges of GPIO pins using s3c_gpio_cfgpin() to
use the recently introduced s3c_gpio_cfgpin_range().

Signed-off-by: Ben Dooks <ben-linux@fluff.org>
Signed-off-by: Kukjin Kim <kgene.kim@samsung.com>
arch/arm/mach-s3c64xx/dev-audio.c
arch/arm/mach-s3c64xx/setup-sdhci-gpio.c

index c9a44969e64832c6a2fcc8a11159b7207e07549a..e4bb02395d9e2a26673e636c80840e4a34773071 100644 (file)
 
 static int s3c64xx_i2sv3_cfg_gpio(struct platform_device *pdev)
 {
+       unsigned int base;
+
        switch (pdev->id) {
        case 0:
-               s3c_gpio_cfgpin(S3C64XX_GPD(0), S3C_GPIO_SFN(3));
-               s3c_gpio_cfgpin(S3C64XX_GPD(1), S3C_GPIO_SFN(3));
-               s3c_gpio_cfgpin(S3C64XX_GPD(2), S3C_GPIO_SFN(3));
-               s3c_gpio_cfgpin(S3C64XX_GPD(3), S3C_GPIO_SFN(3));
-               s3c_gpio_cfgpin(S3C64XX_GPD(4), S3C_GPIO_SFN(3));
+               base = S3C64XX_GPD(0);
                break;
        case 1:
-               s3c_gpio_cfgpin(S3C64XX_GPE(0), S3C_GPIO_SFN(3));
-               s3c_gpio_cfgpin(S3C64XX_GPE(1), S3C_GPIO_SFN(3));
-               s3c_gpio_cfgpin(S3C64XX_GPE(2), S3C_GPIO_SFN(3));
-               s3c_gpio_cfgpin(S3C64XX_GPE(3), S3C_GPIO_SFN(3));
-               s3c_gpio_cfgpin(S3C64XX_GPE(4), S3C_GPIO_SFN(3));
+               base = S3C64XX_GPE(0);
+               break;
        default:
                printk(KERN_DEBUG "Invalid I2S Controller number!");
                return -EINVAL;
        }
 
+       s3c_gpio_cfgpin_range(base, 5, S3C_GPIO_SFN(3));
+
        return 0;
 }
 
@@ -51,10 +48,7 @@ static int s3c64xx_i2sv4_cfg_gpio(struct platform_device *pdev)
        s3c_gpio_cfgpin(S3C64XX_GPC(4), S3C_GPIO_SFN(5));
        s3c_gpio_cfgpin(S3C64XX_GPC(5), S3C_GPIO_SFN(5));
        s3c_gpio_cfgpin(S3C64XX_GPC(7), S3C_GPIO_SFN(5));
-       s3c_gpio_cfgpin(S3C64XX_GPH(6), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPH(7), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPH(8), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPH(9), S3C_GPIO_SFN(4));
+       s3c_gpio_cfgpin_range(S3C64XX_GPH(6), 4, S3C_GPIO_SFN(4));
 
        return 0;
 }
@@ -163,26 +157,21 @@ EXPORT_SYMBOL(s3c64xx_device_iisv4);
 
 static int s3c64xx_pcm_cfg_gpio(struct platform_device *pdev)
 {
+       unsigned int base;
+
        switch (pdev->id) {
        case 0:
-               s3c_gpio_cfgpin(S3C64XX_GPD(0), S3C_GPIO_SFN(2));
-               s3c_gpio_cfgpin(S3C64XX_GPD(1), S3C_GPIO_SFN(2));
-               s3c_gpio_cfgpin(S3C64XX_GPD(2), S3C_GPIO_SFN(2));
-               s3c_gpio_cfgpin(S3C64XX_GPD(3), S3C_GPIO_SFN(2));
-               s3c_gpio_cfgpin(S3C64XX_GPD(4), S3C_GPIO_SFN(2));
+               base = S3C64XX_GPD(0);
                break;
        case 1:
-               s3c_gpio_cfgpin(S3C64XX_GPE(0), S3C_GPIO_SFN(2));
-               s3c_gpio_cfgpin(S3C64XX_GPE(1), S3C_GPIO_SFN(2));
-               s3c_gpio_cfgpin(S3C64XX_GPE(2), S3C_GPIO_SFN(2));
-               s3c_gpio_cfgpin(S3C64XX_GPE(3), S3C_GPIO_SFN(2));
-               s3c_gpio_cfgpin(S3C64XX_GPE(4), S3C_GPIO_SFN(2));
+               base = S3C64XX_GPE(0);
                break;
        default:
                printk(KERN_DEBUG "Invalid PCM Controller number!");
                return -EINVAL;
        }
 
+       s3c_gpio_cfgpin_range(base, 5, S3C_GPIO_SFN(2));
        return 0;
 }
 
@@ -256,24 +245,12 @@ EXPORT_SYMBOL(s3c64xx_device_pcm1);
 
 static int s3c64xx_ac97_cfg_gpd(struct platform_device *pdev)
 {
-       s3c_gpio_cfgpin(S3C64XX_GPD(0), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPD(1), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPD(2), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPD(3), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPD(4), S3C_GPIO_SFN(4));
-
-       return 0;
+       return s3c_gpio_cfgpin_range(S3C64XX_GPD(0), 5, S3C_GPIO_SFN(4));
 }
 
 static int s3c64xx_ac97_cfg_gpe(struct platform_device *pdev)
 {
-       s3c_gpio_cfgpin(S3C64XX_GPE(0), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPE(1), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPE(2), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPE(3), S3C_GPIO_SFN(4));
-       s3c_gpio_cfgpin(S3C64XX_GPE(4), S3C_GPIO_SFN(4));
-
-       return 0;
+       return s3c_gpio_cfgpin_range(S3C64XX_GPE(0), 5, S3C_GPIO_SFN(4));
 }
 
 static struct resource s3c64xx_ac97_resource[] = {
index 322359591374de9ac1bda7efa38f33d5deb7dfa3..0655c7a9bd34504c07fc45f9c256dd7730c2bb67 100644 (file)
@@ -30,8 +30,8 @@ void s3c64xx_setup_sdhci0_cfg_gpio(struct platform_device *dev, int width)
        end = S3C64XX_GPG(2 + width);
 
        /* Set all the necessary GPG pins to special-function 0 */
+       s3c_gpio_cfgpin_range(S3C64XX_GPG(0), 2 + width, S3C_GPIO_SFN(2));
        for (gpio = S3C64XX_GPG(0); gpio < end; gpio++) {
-               s3c_gpio_cfgpin(gpio, S3C_GPIO_SFN(2));
                s3c_gpio_setpull(gpio, S3C_GPIO_PULL_NONE);
        }
 
@@ -50,8 +50,8 @@ void s3c64xx_setup_sdhci1_cfg_gpio(struct platform_device *dev, int width)
        end = S3C64XX_GPH(2 + width);
 
        /* Set all the necessary GPG pins to special-function 0 */
+       s3c_gpio_cfgpin_range(S3C64XX_GPH(0), 2 + width, S3C_GPIO_SFN(2));
        for (gpio = S3C64XX_GPH(0); gpio < end; gpio++) {
-               s3c_gpio_cfgpin(gpio, S3C_GPIO_SFN(2));
                s3c_gpio_setpull(gpio, S3C_GPIO_PULL_NONE);
        }
 
@@ -69,14 +69,14 @@ void s3c64xx_setup_sdhci2_cfg_gpio(struct platform_device *dev, int width)
        end = S3C64XX_GPH(6 + width);
 
        /* Set all the necessary GPH pins to special-function 1 */
+       s3c_gpio_cfgpin_range(S3C64XX_GPH(6), width, S3C_GPIO_SFN(3));
        for (gpio = S3C64XX_GPH(6); gpio < end; gpio++) {
-               s3c_gpio_cfgpin(gpio, S3C_GPIO_SFN(3));
                s3c_gpio_setpull(gpio, S3C_GPIO_PULL_NONE);
        }
 
        /* Set all the necessary GPC pins to special-function 1 */
+       s3c_gpio_cfgpin_range(S3C64XX_GPC(4), 2, S3C_GPIO_SFN(3));
        for (gpio = S3C64XX_GPC(4); gpio < S3C64XX_GPC(6); gpio++) {
-               s3c_gpio_cfgpin(gpio, S3C_GPIO_SFN(3));
                s3c_gpio_setpull(gpio, S3C_GPIO_PULL_NONE);
        }
 }