]> bbs.cooldavid.org Git - net-next-2.6.git/blob - drivers/net/wireless/ath/ath9k/ath9k.h
Merge branch 'master' of git://git.kernel.org/pub/scm/linux/kernel/git/linville/wirel...
[net-next-2.6.git] / drivers / net / wireless / ath / ath9k / ath9k.h
1 /*
2  * Copyright (c) 2008-2009 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef ATH9K_H
18 #define ATH9K_H
19
20 #include <linux/etherdevice.h>
21 #include <linux/device.h>
22 #include <linux/leds.h>
23 #include <linux/completion.h>
24
25 #include "debug.h"
26 #include "common.h"
27
28 /*
29  * Header for the ath9k.ko driver core *only* -- hw code nor any other driver
30  * should rely on this file or its contents.
31  */
32
33 struct ath_node;
34
35 /* Macro to expand scalars to 64-bit objects */
36
37 #define ito64(x) (sizeof(x) == 1) ?                     \
38         (((unsigned long long int)(x)) & (0xff)) :      \
39         (sizeof(x) == 2) ?                              \
40         (((unsigned long long int)(x)) & 0xffff) :      \
41         ((sizeof(x) == 4) ?                             \
42          (((unsigned long long int)(x)) & 0xffffffff) : \
43          (unsigned long long int)(x))
44
45 /* increment with wrap-around */
46 #define INCR(_l, _sz)   do {                    \
47                 (_l)++;                         \
48                 (_l) &= ((_sz) - 1);            \
49         } while (0)
50
51 /* decrement with wrap-around */
52 #define DECR(_l,  _sz)  do {                    \
53                 (_l)--;                         \
54                 (_l) &= ((_sz) - 1);            \
55         } while (0)
56
57 #define A_MAX(a, b) ((a) > (b) ? (a) : (b))
58
59 #define TSF_TO_TU(_h,_l) \
60         ((((u32)(_h)) << 22) | (((u32)(_l)) >> 10))
61
62 #define ATH_TXQ_SETUP(sc, i)        ((sc)->tx.txqsetup & (1<<i))
63
64 struct ath_config {
65         u32 ath_aggr_prot;
66         u16 txpowlimit;
67         u8 cabqReadytime;
68 };
69
70 /*************************/
71 /* Descriptor Management */
72 /*************************/
73
74 #define ATH_TXBUF_RESET(_bf) do {                               \
75                 (_bf)->bf_stale = false;                        \
76                 (_bf)->bf_lastbf = NULL;                        \
77                 (_bf)->bf_next = NULL;                          \
78                 memset(&((_bf)->bf_state), 0,                   \
79                        sizeof(struct ath_buf_state));           \
80         } while (0)
81
82 #define ATH_RXBUF_RESET(_bf) do {               \
83                 (_bf)->bf_stale = false;        \
84         } while (0)
85
86 /**
87  * enum buffer_type - Buffer type flags
88  *
89  * @BUF_HT: Send this buffer using HT capabilities
90  * @BUF_AMPDU: This buffer is an ampdu, as part of an aggregate (during TX)
91  * @BUF_AGGR: Indicates whether the buffer can be aggregated
92  *      (used in aggregation scheduling)
93  * @BUF_RETRY: Indicates whether the buffer is retried
94  * @BUF_XRETRY: To denote excessive retries of the buffer
95  */
96 enum buffer_type {
97         BUF_HT                  = BIT(1),
98         BUF_AMPDU               = BIT(2),
99         BUF_AGGR                = BIT(3),
100         BUF_RETRY               = BIT(4),
101         BUF_XRETRY              = BIT(5),
102 };
103
104 #define bf_nframes              bf_state.bfs_nframes
105 #define bf_al                   bf_state.bfs_al
106 #define bf_frmlen               bf_state.bfs_frmlen
107 #define bf_retries              bf_state.bfs_retries
108 #define bf_seqno                bf_state.bfs_seqno
109 #define bf_tidno                bf_state.bfs_tidno
110 #define bf_keyix                bf_state.bfs_keyix
111 #define bf_keytype              bf_state.bfs_keytype
112 #define bf_isht(bf)             (bf->bf_state.bf_type & BUF_HT)
113 #define bf_isampdu(bf)          (bf->bf_state.bf_type & BUF_AMPDU)
114 #define bf_isaggr(bf)           (bf->bf_state.bf_type & BUF_AGGR)
115 #define bf_isretried(bf)        (bf->bf_state.bf_type & BUF_RETRY)
116 #define bf_isxretried(bf)       (bf->bf_state.bf_type & BUF_XRETRY)
117
118 #define ATH_TXSTATUS_RING_SIZE 64
119
120 struct ath_descdma {
121         void *dd_desc;
122         dma_addr_t dd_desc_paddr;
123         u32 dd_desc_len;
124         struct ath_buf *dd_bufptr;
125 };
126
127 int ath_descdma_setup(struct ath_softc *sc, struct ath_descdma *dd,
128                       struct list_head *head, const char *name,
129                       int nbuf, int ndesc, bool is_tx);
130 void ath_descdma_cleanup(struct ath_softc *sc, struct ath_descdma *dd,
131                          struct list_head *head);
132
133 /***********/
134 /* RX / TX */
135 /***********/
136
137 #define ATH_MAX_ANTENNA         3
138 #define ATH_RXBUF               512
139 #define ATH_TXBUF               512
140 #define ATH_TXBUF_RESERVE       5
141 #define ATH_MAX_QDEPTH          (ATH_TXBUF / 4 - ATH_TXBUF_RESERVE)
142 #define ATH_TXMAXTRY            13
143 #define ATH_MGT_TXMAXTRY        4
144
145 #define TID_TO_WME_AC(_tid)                             \
146         ((((_tid) == 0) || ((_tid) == 3)) ? WME_AC_BE : \
147          (((_tid) == 1) || ((_tid) == 2)) ? WME_AC_BK : \
148          (((_tid) == 4) || ((_tid) == 5)) ? WME_AC_VI : \
149          WME_AC_VO)
150
151 #define ADDBA_EXCHANGE_ATTEMPTS    10
152 #define ATH_AGGR_DELIM_SZ          4
153 #define ATH_AGGR_MINPLEN           256 /* in bytes, minimum packet length */
154 /* number of delimiters for encryption padding */
155 #define ATH_AGGR_ENCRYPTDELIM      10
156 /* minimum h/w qdepth to be sustained to maximize aggregation */
157 #define ATH_AGGR_MIN_QDEPTH        2
158 #define ATH_AMPDU_SUBFRAME_DEFAULT 32
159
160 #define IEEE80211_SEQ_SEQ_SHIFT    4
161 #define IEEE80211_SEQ_MAX          4096
162 #define IEEE80211_WEP_IVLEN        3
163 #define IEEE80211_WEP_KIDLEN       1
164 #define IEEE80211_WEP_CRCLEN       4
165 #define IEEE80211_MAX_MPDU_LEN     (3840 + FCS_LEN +            \
166                                     (IEEE80211_WEP_IVLEN +      \
167                                      IEEE80211_WEP_KIDLEN +     \
168                                      IEEE80211_WEP_CRCLEN))
169
170 /* return whether a bit at index _n in bitmap _bm is set
171  * _sz is the size of the bitmap  */
172 #define ATH_BA_ISSET(_bm, _n)  (((_n) < (WME_BA_BMP_SIZE)) &&           \
173                                 ((_bm)[(_n) >> 5] & (1 << ((_n) & 31))))
174
175 /* return block-ack bitmap index given sequence and starting sequence */
176 #define ATH_BA_INDEX(_st, _seq) (((_seq) - (_st)) & (IEEE80211_SEQ_MAX - 1))
177
178 /* returns delimiter padding required given the packet length */
179 #define ATH_AGGR_GET_NDELIM(_len)                                       \
180         (((((_len) + ATH_AGGR_DELIM_SZ) < ATH_AGGR_MINPLEN) ?           \
181           (ATH_AGGR_MINPLEN - (_len) - ATH_AGGR_DELIM_SZ) : 0) >> 2)
182
183 #define BAW_WITHIN(_start, _bawsz, _seqno) \
184         ((((_seqno) - (_start)) & 4095) < (_bawsz))
185
186 #define ATH_AN_2_TID(_an, _tidno)  (&(_an)->tid[(_tidno)])
187
188 #define ATH_TX_COMPLETE_POLL_INT        1000
189
190 enum ATH_AGGR_STATUS {
191         ATH_AGGR_DONE,
192         ATH_AGGR_BAW_CLOSED,
193         ATH_AGGR_LIMITED,
194 };
195
196 #define ATH_TXFIFO_DEPTH 8
197 struct ath_txq {
198         u32 axq_qnum;
199         u32 *axq_link;
200         struct list_head axq_q;
201         spinlock_t axq_lock;
202         u32 axq_depth;
203         bool stopped;
204         bool axq_tx_inprogress;
205         struct list_head axq_acq;
206         struct list_head txq_fifo[ATH_TXFIFO_DEPTH];
207         struct list_head txq_fifo_pending;
208         u8 txq_headidx;
209         u8 txq_tailidx;
210         int pending_frames;
211 };
212
213 struct ath_atx_ac {
214         struct ath_txq *txq;
215         int sched;
216         struct list_head list;
217         struct list_head tid_q;
218 };
219
220 struct ath_buf_state {
221         int bfs_nframes;
222         u16 bfs_al;
223         u16 bfs_frmlen;
224         int bfs_seqno;
225         int bfs_tidno;
226         int bfs_retries;
227         u8 bf_type;
228         u8 bfs_paprd;
229         unsigned long bfs_paprd_timestamp;
230         u32 bfs_keyix;
231         enum ath9k_key_type bfs_keytype;
232 };
233
234 struct ath_buf {
235         struct list_head list;
236         struct ath_buf *bf_lastbf;      /* last buf of this unit (a frame or
237                                            an aggregate) */
238         struct ath_buf *bf_next;        /* next subframe in the aggregate */
239         struct sk_buff *bf_mpdu;        /* enclosing frame structure */
240         void *bf_desc;                  /* virtual addr of desc */
241         dma_addr_t bf_daddr;            /* physical addr of desc */
242         dma_addr_t bf_buf_addr; /* physical addr of data buffer, for DMA */
243         bool bf_stale;
244         bool bf_tx_aborted;
245         u16 bf_flags;
246         struct ath_buf_state bf_state;
247         struct ath_wiphy *aphy;
248 };
249
250 struct ath_atx_tid {
251         struct list_head list;
252         struct list_head buf_q;
253         struct ath_node *an;
254         struct ath_atx_ac *ac;
255         unsigned long tx_buf[BITS_TO_LONGS(ATH_TID_MAX_BUFS)];
256         u16 seq_start;
257         u16 seq_next;
258         u16 baw_size;
259         int tidno;
260         int baw_head;   /* first un-acked tx buffer */
261         int baw_tail;   /* next unused tx buffer slot */
262         int sched;
263         int paused;
264         u8 state;
265 };
266
267 struct ath_node {
268         struct ath_common *common;
269         struct ath_atx_tid tid[WME_NUM_TID];
270         struct ath_atx_ac ac[WME_NUM_AC];
271         u16 maxampdu;
272         u8 mpdudensity;
273 };
274
275 #define AGGR_CLEANUP         BIT(1)
276 #define AGGR_ADDBA_COMPLETE  BIT(2)
277 #define AGGR_ADDBA_PROGRESS  BIT(3)
278
279 struct ath_tx_control {
280         struct ath_txq *txq;
281         int if_id;
282         enum ath9k_internal_frame_type frame_type;
283         u8 paprd;
284 };
285
286 #define ATH_TX_ERROR        0x01
287 #define ATH_TX_XRETRY       0x02
288 #define ATH_TX_BAR          0x04
289
290 struct ath_tx {
291         u16 seq_no;
292         u32 txqsetup;
293         spinlock_t txbuflock;
294         struct list_head txbuf;
295         struct ath_txq txq[ATH9K_NUM_TX_QUEUES];
296         struct ath_descdma txdma;
297         struct ath_txq *txq_map[WME_NUM_AC];
298 };
299
300 struct ath_rx_edma {
301         struct sk_buff_head rx_fifo;
302         struct sk_buff_head rx_buffers;
303         u32 rx_fifo_hwsize;
304 };
305
306 struct ath_rx {
307         u8 defant;
308         u8 rxotherant;
309         u32 *rxlink;
310         unsigned int rxfilter;
311         spinlock_t rxbuflock;
312         struct list_head rxbuf;
313         struct ath_descdma rxdma;
314         struct ath_buf *rx_bufptr;
315         struct ath_rx_edma rx_edma[ATH9K_RX_QUEUE_MAX];
316 };
317
318 int ath_startrecv(struct ath_softc *sc);
319 bool ath_stoprecv(struct ath_softc *sc);
320 void ath_flushrecv(struct ath_softc *sc);
321 u32 ath_calcrxfilter(struct ath_softc *sc);
322 int ath_rx_init(struct ath_softc *sc, int nbufs);
323 void ath_rx_cleanup(struct ath_softc *sc);
324 int ath_rx_tasklet(struct ath_softc *sc, int flush, bool hp);
325 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype);
326 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq);
327 void ath_drain_all_txq(struct ath_softc *sc, bool retry_tx);
328 void ath_draintxq(struct ath_softc *sc,
329                      struct ath_txq *txq, bool retry_tx);
330 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an);
331 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an);
332 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq);
333 int ath_tx_init(struct ath_softc *sc, int nbufs);
334 void ath_tx_cleanup(struct ath_softc *sc);
335 int ath_txq_update(struct ath_softc *sc, int qnum,
336                    struct ath9k_tx_queue_info *q);
337 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
338                  struct ath_tx_control *txctl);
339 void ath_tx_tasklet(struct ath_softc *sc);
340 void ath_tx_edma_tasklet(struct ath_softc *sc);
341 void ath_tx_cabq(struct ieee80211_hw *hw, struct sk_buff *skb);
342 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
343                       u16 tid, u16 *ssn);
344 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
345 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
346
347 /********/
348 /* VIFs */
349 /********/
350
351 struct ath_vif {
352         int av_bslot;
353         __le64 tsf_adjust; /* TSF adjustment for staggered beacons */
354         enum nl80211_iftype av_opmode;
355         struct ath_buf *av_bcbuf;
356         struct ath_tx_control av_btxctl;
357         u8 bssid[ETH_ALEN]; /* current BSSID from config_interface */
358 };
359
360 /*******************/
361 /* Beacon Handling */
362 /*******************/
363
364 /*
365  * Regardless of the number of beacons we stagger, (i.e. regardless of the
366  * number of BSSIDs) if a given beacon does not go out even after waiting this
367  * number of beacon intervals, the game's up.
368  */
369 #define BSTUCK_THRESH                   (9 * ATH_BCBUF)
370 #define ATH_BCBUF                       4
371 #define ATH_DEFAULT_BINTVAL             100 /* TU */
372 #define ATH_DEFAULT_BMISS_LIMIT         10
373 #define IEEE80211_MS_TO_TU(x)           (((x) * 1000) / 1024)
374
375 struct ath_beacon_config {
376         u16 beacon_interval;
377         u16 listen_interval;
378         u16 dtim_period;
379         u16 bmiss_timeout;
380         u8 dtim_count;
381 };
382
383 struct ath_beacon {
384         enum {
385                 OK,             /* no change needed */
386                 UPDATE,         /* update pending */
387                 COMMIT          /* beacon sent, commit change */
388         } updateslot;           /* slot time update fsm */
389
390         u32 beaconq;
391         u32 bmisscnt;
392         u32 ast_be_xmit;
393         u64 bc_tstamp;
394         struct ieee80211_vif *bslot[ATH_BCBUF];
395         struct ath_wiphy *bslot_aphy[ATH_BCBUF];
396         int slottime;
397         int slotupdate;
398         struct ath9k_tx_queue_info beacon_qi;
399         struct ath_descdma bdma;
400         struct ath_txq *cabq;
401         struct list_head bbuf;
402 };
403
404 void ath_beacon_tasklet(unsigned long data);
405 void ath_beacon_config(struct ath_softc *sc, struct ieee80211_vif *vif);
406 int ath_beacon_alloc(struct ath_wiphy *aphy, struct ieee80211_vif *vif);
407 void ath_beacon_return(struct ath_softc *sc, struct ath_vif *avp);
408 int ath_beaconq_config(struct ath_softc *sc);
409
410 /*******/
411 /* ANI */
412 /*******/
413
414 #define ATH_STA_SHORT_CALINTERVAL 1000    /* 1 second */
415 #define ATH_AP_SHORT_CALINTERVAL  100     /* 100 ms */
416 #define ATH_ANI_POLLINTERVAL_OLD  100     /* 100 ms */
417 #define ATH_ANI_POLLINTERVAL_NEW  1000    /* 1000 ms */
418 #define ATH_LONG_CALINTERVAL_INT  1000    /* 1000 ms */
419 #define ATH_LONG_CALINTERVAL      30000   /* 30 seconds */
420 #define ATH_RESTART_CALINTERVAL   1200000 /* 20 minutes */
421
422 #define ATH_PAPRD_TIMEOUT       100 /* msecs */
423
424 void ath_hw_check(struct work_struct *work);
425 void ath_paprd_calibrate(struct work_struct *work);
426 void ath_ani_calibrate(unsigned long data);
427
428 /**********/
429 /* BTCOEX */
430 /**********/
431
432 struct ath_btcoex {
433         bool hw_timer_enabled;
434         spinlock_t btcoex_lock;
435         struct timer_list period_timer; /* Timer for BT period */
436         u32 bt_priority_cnt;
437         unsigned long bt_priority_time;
438         int bt_stomp_type; /* Types of BT stomping */
439         u32 btcoex_no_stomp; /* in usec */
440         u32 btcoex_period; /* in usec */
441         u32 btscan_no_stomp; /* in usec */
442         struct ath_gen_timer *no_stomp_timer; /* Timer for no BT stomping */
443 };
444
445 int ath_init_btcoex_timer(struct ath_softc *sc);
446 void ath9k_btcoex_timer_resume(struct ath_softc *sc);
447 void ath9k_btcoex_timer_pause(struct ath_softc *sc);
448
449 /********************/
450 /*   LED Control    */
451 /********************/
452
453 #define ATH_LED_PIN_DEF                 1
454 #define ATH_LED_PIN_9287                8
455 #define ATH_LED_ON_DURATION_IDLE        350     /* in msecs */
456 #define ATH_LED_OFF_DURATION_IDLE       250     /* in msecs */
457
458 enum ath_led_type {
459         ATH_LED_RADIO,
460         ATH_LED_ASSOC,
461         ATH_LED_TX,
462         ATH_LED_RX
463 };
464
465 struct ath_led {
466         struct ath_softc *sc;
467         struct led_classdev led_cdev;
468         enum ath_led_type led_type;
469         char name[32];
470         bool registered;
471 };
472
473 void ath_init_leds(struct ath_softc *sc);
474 void ath_deinit_leds(struct ath_softc *sc);
475
476 /* Antenna diversity/combining */
477 #define ATH_ANT_RX_CURRENT_SHIFT 4
478 #define ATH_ANT_RX_MAIN_SHIFT 2
479 #define ATH_ANT_RX_MASK 0x3
480
481 #define ATH_ANT_DIV_COMB_SHORT_SCAN_INTR 50
482 #define ATH_ANT_DIV_COMB_SHORT_SCAN_PKTCOUNT 0x100
483 #define ATH_ANT_DIV_COMB_MAX_PKTCOUNT 0x200
484 #define ATH_ANT_DIV_COMB_INIT_COUNT 95
485 #define ATH_ANT_DIV_COMB_MAX_COUNT 100
486 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO 30
487 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO2 20
488
489 #define ATH_ANT_DIV_COMB_LNA1_LNA2_DELTA -3
490 #define ATH_ANT_DIV_COMB_LNA1_LNA2_SWITCH_DELTA -1
491 #define ATH_ANT_DIV_COMB_LNA1_DELTA_HI -4
492 #define ATH_ANT_DIV_COMB_LNA1_DELTA_MID -2
493 #define ATH_ANT_DIV_COMB_LNA1_DELTA_LOW 2
494
495 enum ath9k_ant_div_comb_lna_conf {
496         ATH_ANT_DIV_COMB_LNA1_MINUS_LNA2,
497         ATH_ANT_DIV_COMB_LNA2,
498         ATH_ANT_DIV_COMB_LNA1,
499         ATH_ANT_DIV_COMB_LNA1_PLUS_LNA2,
500 };
501
502 struct ath_ant_comb {
503         u16 count;
504         u16 total_pkt_count;
505         bool scan;
506         bool scan_not_start;
507         int main_total_rssi;
508         int alt_total_rssi;
509         int alt_recv_cnt;
510         int main_recv_cnt;
511         int rssi_lna1;
512         int rssi_lna2;
513         int rssi_add;
514         int rssi_sub;
515         int rssi_first;
516         int rssi_second;
517         int rssi_third;
518         bool alt_good;
519         int quick_scan_cnt;
520         int main_conf;
521         enum ath9k_ant_div_comb_lna_conf first_quick_scan_conf;
522         enum ath9k_ant_div_comb_lna_conf second_quick_scan_conf;
523         int first_bias;
524         int second_bias;
525         bool first_ratio;
526         bool second_ratio;
527         unsigned long scan_start_time;
528 };
529
530 /********************/
531 /* Main driver core */
532 /********************/
533
534 /*
535  * Default cache line size, in bytes.
536  * Used when PCI device not fully initialized by bootrom/BIOS
537 */
538 #define DEFAULT_CACHELINE       32
539 #define ATH_REGCLASSIDS_MAX     10
540 #define ATH_CABQ_READY_TIME     80      /* % of beacon interval */
541 #define ATH_MAX_SW_RETRIES      10
542 #define ATH_CHAN_MAX            255
543 #define IEEE80211_WEP_NKID      4       /* number of key ids */
544
545 #define ATH_TXPOWER_MAX         100     /* .5 dBm units */
546 #define ATH_RATE_DUMMY_MARKER   0
547
548 #define SC_OP_INVALID                BIT(0)
549 #define SC_OP_BEACONS                BIT(1)
550 #define SC_OP_RXAGGR                 BIT(2)
551 #define SC_OP_TXAGGR                 BIT(3)
552 #define SC_OP_OFFCHANNEL             BIT(4)
553 #define SC_OP_PREAMBLE_SHORT         BIT(5)
554 #define SC_OP_PROTECT_ENABLE         BIT(6)
555 #define SC_OP_RXFLUSH                BIT(7)
556 #define SC_OP_LED_ASSOCIATED         BIT(8)
557 #define SC_OP_LED_ON                 BIT(9)
558 #define SC_OP_TSF_RESET              BIT(11)
559 #define SC_OP_BT_PRIORITY_DETECTED   BIT(12)
560 #define SC_OP_BT_SCAN                BIT(13)
561 #define SC_OP_ANI_RUN                BIT(14)
562
563 /* Powersave flags */
564 #define PS_WAIT_FOR_BEACON        BIT(0)
565 #define PS_WAIT_FOR_CAB           BIT(1)
566 #define PS_WAIT_FOR_PSPOLL_DATA   BIT(2)
567 #define PS_WAIT_FOR_TX_ACK        BIT(3)
568 #define PS_BEACON_SYNC            BIT(4)
569
570 struct ath_wiphy;
571 struct ath_rate_table;
572
573 struct ath_softc {
574         struct ieee80211_hw *hw;
575         struct device *dev;
576
577         spinlock_t wiphy_lock; /* spinlock to protect ath_wiphy data */
578         struct ath_wiphy *pri_wiphy;
579         struct ath_wiphy **sec_wiphy; /* secondary wiphys (virtual radios); may
580                                        * have NULL entries */
581         int num_sec_wiphy; /* number of sec_wiphy pointers in the array */
582         int chan_idx;
583         int chan_is_ht;
584         struct ath_wiphy *next_wiphy;
585         struct work_struct chan_work;
586         int wiphy_select_failures;
587         unsigned long wiphy_select_first_fail;
588         struct delayed_work wiphy_work;
589         unsigned long wiphy_scheduler_int;
590         int wiphy_scheduler_index;
591         struct survey_info *cur_survey;
592         struct survey_info survey[ATH9K_NUM_CHANNELS];
593
594         struct tasklet_struct intr_tq;
595         struct tasklet_struct bcon_tasklet;
596         struct ath_hw *sc_ah;
597         void __iomem *mem;
598         int irq;
599         spinlock_t sc_serial_rw;
600         spinlock_t sc_pm_lock;
601         spinlock_t sc_pcu_lock;
602         struct mutex mutex;
603         struct work_struct paprd_work;
604         struct work_struct hw_check_work;
605         struct completion paprd_complete;
606
607         u32 intrstatus;
608         u32 sc_flags; /* SC_OP_* */
609         u16 ps_flags; /* PS_* */
610         u16 curtxpow;
611         u8 nbcnvifs;
612         u16 nvifs;
613         bool ps_enabled;
614         bool ps_idle;
615         unsigned long ps_usecount;
616
617         struct ath_config config;
618         struct ath_rx rx;
619         struct ath_tx tx;
620         struct ath_beacon beacon;
621         struct ieee80211_supported_band sbands[IEEE80211_NUM_BANDS];
622
623         struct ath_led radio_led;
624         struct ath_led assoc_led;
625         struct ath_led tx_led;
626         struct ath_led rx_led;
627         struct delayed_work ath_led_blink_work;
628         int led_on_duration;
629         int led_off_duration;
630         int led_on_cnt;
631         int led_off_cnt;
632
633         int beacon_interval;
634
635 #ifdef CONFIG_ATH9K_DEBUGFS
636         struct ath9k_debug debug;
637 #endif
638         struct ath_beacon_config cur_beacon_conf;
639         struct delayed_work tx_complete_work;
640         struct ath_btcoex btcoex;
641
642         struct ath_descdma txsdma;
643
644         struct ath_ant_comb ant_comb;
645 };
646
647 struct ath_wiphy {
648         struct ath_softc *sc; /* shared for all virtual wiphys */
649         struct ieee80211_hw *hw;
650         struct ath9k_hw_cal_data caldata;
651         enum ath_wiphy_state {
652                 ATH_WIPHY_INACTIVE,
653                 ATH_WIPHY_ACTIVE,
654                 ATH_WIPHY_PAUSING,
655                 ATH_WIPHY_PAUSED,
656                 ATH_WIPHY_SCAN,
657         } state;
658         bool idle;
659         int chan_idx;
660         int chan_is_ht;
661         int last_rssi;
662 };
663
664 void ath9k_tasklet(unsigned long data);
665 int ath_reset(struct ath_softc *sc, bool retry_tx);
666 int ath_cabq_update(struct ath_softc *);
667
668 static inline void ath_read_cachesize(struct ath_common *common, int *csz)
669 {
670         common->bus_ops->read_cachesize(common, csz);
671 }
672
673 extern struct ieee80211_ops ath9k_ops;
674 extern struct pm_qos_request_list ath9k_pm_qos_req;
675 extern int modparam_nohwcrypt;
676 extern int led_blink;
677
678 irqreturn_t ath_isr(int irq, void *dev);
679 int ath9k_init_device(u16 devid, struct ath_softc *sc, u16 subsysid,
680                     const struct ath_bus_ops *bus_ops);
681 void ath9k_deinit_device(struct ath_softc *sc);
682 void ath9k_set_hw_capab(struct ath_softc *sc, struct ieee80211_hw *hw);
683 void ath9k_update_ichannel(struct ath_softc *sc, struct ieee80211_hw *hw,
684                            struct ath9k_channel *ichan);
685 void ath_update_chainmask(struct ath_softc *sc, int is_ht);
686 int ath_set_channel(struct ath_softc *sc, struct ieee80211_hw *hw,
687                     struct ath9k_channel *hchan);
688
689 void ath_radio_enable(struct ath_softc *sc, struct ieee80211_hw *hw);
690 void ath_radio_disable(struct ath_softc *sc, struct ieee80211_hw *hw);
691 bool ath9k_setpower(struct ath_softc *sc, enum ath9k_power_mode mode);
692
693 #ifdef CONFIG_PCI
694 int ath_pci_init(void);
695 void ath_pci_exit(void);
696 #else
697 static inline int ath_pci_init(void) { return 0; };
698 static inline void ath_pci_exit(void) {};
699 #endif
700
701 #ifdef CONFIG_ATHEROS_AR71XX
702 int ath_ahb_init(void);
703 void ath_ahb_exit(void);
704 #else
705 static inline int ath_ahb_init(void) { return 0; };
706 static inline void ath_ahb_exit(void) {};
707 #endif
708
709 void ath9k_ps_wakeup(struct ath_softc *sc);
710 void ath9k_ps_restore(struct ath_softc *sc);
711
712 void ath9k_set_bssid_mask(struct ieee80211_hw *hw, struct ieee80211_vif *vif);
713 int ath9k_wiphy_add(struct ath_softc *sc);
714 int ath9k_wiphy_del(struct ath_wiphy *aphy);
715 void ath9k_tx_status(struct ieee80211_hw *hw, struct sk_buff *skb);
716 int ath9k_wiphy_pause(struct ath_wiphy *aphy);
717 int ath9k_wiphy_unpause(struct ath_wiphy *aphy);
718 int ath9k_wiphy_select(struct ath_wiphy *aphy);
719 void ath9k_wiphy_set_scheduler(struct ath_softc *sc, unsigned int msec_int);
720 void ath9k_wiphy_chan_work(struct work_struct *work);
721 bool ath9k_wiphy_started(struct ath_softc *sc);
722 void ath9k_wiphy_pause_all_forced(struct ath_softc *sc,
723                                   struct ath_wiphy *selected);
724 bool ath9k_wiphy_scanning(struct ath_softc *sc);
725 void ath9k_wiphy_work(struct work_struct *work);
726 bool ath9k_all_wiphys_idle(struct ath_softc *sc);
727 void ath9k_set_wiphy_idle(struct ath_wiphy *aphy, bool idle);
728
729 void ath_mac80211_stop_queue(struct ath_softc *sc, u16 skb_queue);
730 bool ath_mac80211_start_queue(struct ath_softc *sc, u16 skb_queue);
731
732 void ath_start_rfkill_poll(struct ath_softc *sc);
733 extern void ath9k_rfkill_poll_state(struct ieee80211_hw *hw);
734
735 #endif /* ATH9K_H */