]> bbs.cooldavid.org Git - net-next-2.6.git/blob - drivers/net/ixgbe/ixgbe.h
ixgbe: add a state flags to ring
[net-next-2.6.git] / drivers / net / ixgbe / ixgbe.h
1 /*******************************************************************************
2
3   Intel 10 Gigabit PCI Express Linux driver
4   Copyright(c) 1999 - 2010 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
24   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
25
26 *******************************************************************************/
27
28 #ifndef _IXGBE_H_
29 #define _IXGBE_H_
30
31 #include <linux/bitops.h>
32 #include <linux/types.h>
33 #include <linux/pci.h>
34 #include <linux/netdevice.h>
35 #include <linux/cpumask.h>
36 #include <linux/aer.h>
37 #include <linux/if_vlan.h>
38
39 #include "ixgbe_type.h"
40 #include "ixgbe_common.h"
41 #include "ixgbe_dcb.h"
42 #if defined(CONFIG_FCOE) || defined(CONFIG_FCOE_MODULE)
43 #define IXGBE_FCOE
44 #include "ixgbe_fcoe.h"
45 #endif /* CONFIG_FCOE or CONFIG_FCOE_MODULE */
46 #ifdef CONFIG_IXGBE_DCA
47 #include <linux/dca.h>
48 #endif
49
50 /* common prefix used by pr_<> macros */
51 #undef pr_fmt
52 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
53
54 /* TX/RX descriptor defines */
55 #define IXGBE_DEFAULT_TXD                   512
56 #define IXGBE_MAX_TXD                      4096
57 #define IXGBE_MIN_TXD                        64
58
59 #define IXGBE_DEFAULT_RXD                   512
60 #define IXGBE_MAX_RXD                      4096
61 #define IXGBE_MIN_RXD                        64
62
63 /* flow control */
64 #define IXGBE_MIN_FCRTL                    0x40
65 #define IXGBE_MAX_FCRTL                 0x7FF80
66 #define IXGBE_MIN_FCRTH                   0x600
67 #define IXGBE_MAX_FCRTH                 0x7FFF0
68 #define IXGBE_DEFAULT_FCPAUSE            0xFFFF
69 #define IXGBE_MIN_FCPAUSE                     0
70 #define IXGBE_MAX_FCPAUSE                0xFFFF
71
72 /* Supported Rx Buffer Sizes */
73 #define IXGBE_RXBUFFER_512   512    /* Used for packet split */
74 #define IXGBE_RXBUFFER_2048  2048
75 #define IXGBE_RXBUFFER_4096  4096
76 #define IXGBE_RXBUFFER_8192  8192
77 #define IXGBE_MAX_RXBUFFER   16384  /* largest size for a single descriptor */
78
79 /*
80  * NOTE: netdev_alloc_skb reserves up to 64 bytes, NET_IP_ALIGN mans we
81  * reserve 2 more, and skb_shared_info adds an additional 384 bytes more,
82  * this adds up to 512 bytes of extra data meaning the smallest allocation
83  * we could have is 1K.
84  * i.e. RXBUFFER_512 --> size-1024 slab
85  */
86 #define IXGBE_RX_HDR_SIZE IXGBE_RXBUFFER_512
87
88 #define MAXIMUM_ETHERNET_VLAN_SIZE (ETH_FRAME_LEN + ETH_FCS_LEN + VLAN_HLEN)
89
90 /* How many Rx Buffers do we bundle into one write to the hardware ? */
91 #define IXGBE_RX_BUFFER_WRITE   16      /* Must be power of 2 */
92
93 #define IXGBE_TX_FLAGS_CSUM             (u32)(1)
94 #define IXGBE_TX_FLAGS_VLAN             (u32)(1 << 1)
95 #define IXGBE_TX_FLAGS_TSO              (u32)(1 << 2)
96 #define IXGBE_TX_FLAGS_IPV4             (u32)(1 << 3)
97 #define IXGBE_TX_FLAGS_FCOE             (u32)(1 << 4)
98 #define IXGBE_TX_FLAGS_FSO              (u32)(1 << 5)
99 #define IXGBE_TX_FLAGS_VLAN_MASK        0xffff0000
100 #define IXGBE_TX_FLAGS_VLAN_PRIO_MASK   0x0000e000
101 #define IXGBE_TX_FLAGS_VLAN_SHIFT       16
102
103 #define IXGBE_MAX_RSC_INT_RATE          162760
104
105 #define IXGBE_MAX_VF_MC_ENTRIES         30
106 #define IXGBE_MAX_VF_FUNCTIONS          64
107 #define IXGBE_MAX_VFTA_ENTRIES          128
108 #define MAX_EMULATION_MAC_ADDRS         16
109 #define VMDQ_P(p)   ((p) + adapter->num_vfs)
110
111 struct vf_data_storage {
112         unsigned char vf_mac_addresses[ETH_ALEN];
113         u16 vf_mc_hashes[IXGBE_MAX_VF_MC_ENTRIES];
114         u16 num_vf_mc_hashes;
115         u16 default_vf_vlan_id;
116         u16 vlans_enabled;
117         bool clear_to_send;
118         bool pf_set_mac;
119         u16 pf_vlan; /* When set, guest VLAN config not allowed. */
120         u16 pf_qos;
121 };
122
123 /* wrapper around a pointer to a socket buffer,
124  * so a DMA handle can be stored along with the buffer */
125 struct ixgbe_tx_buffer {
126         struct sk_buff *skb;
127         dma_addr_t dma;
128         unsigned long time_stamp;
129         u16 length;
130         u16 next_to_watch;
131         unsigned int bytecount;
132         u16 gso_segs;
133         u8 mapped_as_page;
134 };
135
136 struct ixgbe_rx_buffer {
137         struct sk_buff *skb;
138         dma_addr_t dma;
139         struct page *page;
140         dma_addr_t page_dma;
141         unsigned int page_offset;
142 };
143
144 struct ixgbe_queue_stats {
145         u64 packets;
146         u64 bytes;
147 };
148
149 struct ixgbe_tx_queue_stats {
150         u64 restart_queue;
151         u64 tx_busy;
152 };
153
154 struct ixgbe_rx_queue_stats {
155         u64 rsc_count;
156         u64 rsc_flush;
157         u64 non_eop_descs;
158         u64 alloc_rx_page_failed;
159         u64 alloc_rx_buff_failed;
160 };
161
162 enum ixbge_ring_state_t {
163         __IXGBE_TX_FDIR_INIT_DONE,
164         __IXGBE_TX_DETECT_HANG,
165         __IXGBE_RX_PS_ENABLED,
166         __IXGBE_RX_RSC_ENABLED,
167 };
168
169 #define ring_is_ps_enabled(ring) \
170         test_bit(__IXGBE_RX_PS_ENABLED, &(ring)->state)
171 #define set_ring_ps_enabled(ring) \
172         set_bit(__IXGBE_RX_PS_ENABLED, &(ring)->state)
173 #define clear_ring_ps_enabled(ring) \
174         clear_bit(__IXGBE_RX_PS_ENABLED, &(ring)->state)
175 #define check_for_tx_hang(ring) \
176         test_bit(__IXGBE_TX_DETECT_HANG, &(ring)->state)
177 #define set_check_for_tx_hang(ring) \
178         set_bit(__IXGBE_TX_DETECT_HANG, &(ring)->state)
179 #define clear_check_for_tx_hang(ring) \
180         clear_bit(__IXGBE_TX_DETECT_HANG, &(ring)->state)
181 #define ring_is_rsc_enabled(ring) \
182         test_bit(__IXGBE_RX_RSC_ENABLED, &(ring)->state)
183 #define set_ring_rsc_enabled(ring) \
184         set_bit(__IXGBE_RX_RSC_ENABLED, &(ring)->state)
185 #define clear_ring_rsc_enabled(ring) \
186         clear_bit(__IXGBE_RX_RSC_ENABLED, &(ring)->state)
187 struct ixgbe_ring {
188         void *desc;                     /* descriptor ring memory */
189         struct device *dev;             /* device for DMA mapping */
190         struct net_device *netdev;      /* netdev ring belongs to */
191         union {
192                 struct ixgbe_tx_buffer *tx_buffer_info;
193                 struct ixgbe_rx_buffer *rx_buffer_info;
194         };
195         unsigned long state;
196         u8 atr_sample_rate;
197         u8 atr_count;
198         u16 count;                      /* amount of descriptors */
199         u16 rx_buf_len;
200         u16 next_to_use;
201         u16 next_to_clean;
202
203         u8 queue_index; /* needed for multiqueue queue management */
204         u8 reg_idx;                     /* holds the special value that gets
205                                          * the hardware register offset
206                                          * associated with this ring, which is
207                                          * different for DCB and RSS modes
208                                          */
209
210         u16 work_limit;                 /* max work per interrupt */
211
212         u8 __iomem *tail;
213
214         unsigned int total_bytes;
215         unsigned int total_packets;
216
217         struct ixgbe_queue_stats stats;
218         struct u64_stats_sync syncp;
219         union {
220                 struct ixgbe_tx_queue_stats tx_stats;
221                 struct ixgbe_rx_queue_stats rx_stats;
222         };
223         int numa_node;
224         unsigned int size;              /* length in bytes */
225         dma_addr_t dma;                 /* phys. address of descriptor ring */
226         struct rcu_head rcu;
227         struct ixgbe_q_vector *q_vector; /* back-pointer to host q_vector */
228 } ____cacheline_internodealigned_in_smp;
229
230 enum ixgbe_ring_f_enum {
231         RING_F_NONE = 0,
232         RING_F_DCB,
233         RING_F_VMDQ,  /* SR-IOV uses the same ring feature */
234         RING_F_RSS,
235         RING_F_FDIR,
236 #ifdef IXGBE_FCOE
237         RING_F_FCOE,
238 #endif /* IXGBE_FCOE */
239
240         RING_F_ARRAY_SIZE      /* must be last in enum set */
241 };
242
243 #define IXGBE_MAX_DCB_INDICES   8
244 #define IXGBE_MAX_RSS_INDICES  16
245 #define IXGBE_MAX_VMDQ_INDICES 64
246 #define IXGBE_MAX_FDIR_INDICES 64
247 #ifdef IXGBE_FCOE
248 #define IXGBE_MAX_FCOE_INDICES  8
249 #define MAX_RX_QUEUES (IXGBE_MAX_FDIR_INDICES + IXGBE_MAX_FCOE_INDICES)
250 #define MAX_TX_QUEUES (IXGBE_MAX_FDIR_INDICES + IXGBE_MAX_FCOE_INDICES)
251 #else
252 #define MAX_RX_QUEUES IXGBE_MAX_FDIR_INDICES
253 #define MAX_TX_QUEUES IXGBE_MAX_FDIR_INDICES
254 #endif /* IXGBE_FCOE */
255 struct ixgbe_ring_feature {
256         int indices;
257         int mask;
258 } ____cacheline_internodealigned_in_smp;
259
260
261 #define MAX_RX_PACKET_BUFFERS ((adapter->flags & IXGBE_FLAG_DCB_ENABLED) \
262                               ? 8 : 1)
263 #define MAX_TX_PACKET_BUFFERS MAX_RX_PACKET_BUFFERS
264
265 /* MAX_MSIX_Q_VECTORS of these are allocated,
266  * but we only use one per queue-specific vector.
267  */
268 struct ixgbe_q_vector {
269         struct ixgbe_adapter *adapter;
270         unsigned int v_idx; /* index of q_vector within array, also used for
271                              * finding the bit in EICR and friends that
272                              * represents the vector for this ring */
273 #ifdef CONFIG_IXGBE_DCA
274         int cpu;            /* CPU for DCA */
275 #endif
276         struct napi_struct napi;
277         DECLARE_BITMAP(rxr_idx, MAX_RX_QUEUES); /* Rx ring indices */
278         DECLARE_BITMAP(txr_idx, MAX_TX_QUEUES); /* Tx ring indices */
279         u8 rxr_count;     /* Rx ring count assigned to this vector */
280         u8 txr_count;     /* Tx ring count assigned to this vector */
281         u8 tx_itr;
282         u8 rx_itr;
283         u32 eitr;
284         cpumask_var_t affinity_mask;
285 };
286
287 /* Helper macros to switch between ints/sec and what the register uses.
288  * And yes, it's the same math going both ways.  The lowest value
289  * supported by all of the ixgbe hardware is 8.
290  */
291 #define EITR_INTS_PER_SEC_TO_REG(_eitr) \
292         ((_eitr) ? (1000000000 / ((_eitr) * 256)) : 8)
293 #define EITR_REG_TO_INTS_PER_SEC EITR_INTS_PER_SEC_TO_REG
294
295 #define IXGBE_DESC_UNUSED(R) \
296         ((((R)->next_to_clean > (R)->next_to_use) ? 0 : (R)->count) + \
297         (R)->next_to_clean - (R)->next_to_use - 1)
298
299 #define IXGBE_RX_DESC_ADV(R, i)     \
300         (&(((union ixgbe_adv_rx_desc *)((R)->desc))[i]))
301 #define IXGBE_TX_DESC_ADV(R, i)     \
302         (&(((union ixgbe_adv_tx_desc *)((R)->desc))[i]))
303 #define IXGBE_TX_CTXTDESC_ADV(R, i)         \
304         (&(((struct ixgbe_adv_tx_context_desc *)((R)->desc))[i]))
305
306 #define IXGBE_MAX_JUMBO_FRAME_SIZE        16128
307 #ifdef IXGBE_FCOE
308 /* Use 3K as the baby jumbo frame size for FCoE */
309 #define IXGBE_FCOE_JUMBO_FRAME_SIZE       3072
310 #endif /* IXGBE_FCOE */
311
312 #define OTHER_VECTOR 1
313 #define NON_Q_VECTORS (OTHER_VECTOR)
314
315 #define MAX_MSIX_VECTORS_82599 64
316 #define MAX_MSIX_Q_VECTORS_82599 64
317 #define MAX_MSIX_VECTORS_82598 18
318 #define MAX_MSIX_Q_VECTORS_82598 16
319
320 #define MAX_MSIX_Q_VECTORS MAX_MSIX_Q_VECTORS_82599
321 #define MAX_MSIX_COUNT MAX_MSIX_VECTORS_82599
322
323 #define MIN_MSIX_Q_VECTORS 2
324 #define MIN_MSIX_COUNT (MIN_MSIX_Q_VECTORS + NON_Q_VECTORS)
325
326 /* board specific private data structure */
327 struct ixgbe_adapter {
328         struct timer_list watchdog_timer;
329         unsigned long active_vlans[BITS_TO_LONGS(VLAN_N_VID)];
330         u16 bd_number;
331         struct work_struct reset_task;
332         struct ixgbe_q_vector *q_vector[MAX_MSIX_Q_VECTORS];
333         char name[MAX_MSIX_COUNT][IFNAMSIZ + 9];
334         struct ixgbe_dcb_config dcb_cfg;
335         struct ixgbe_dcb_config temp_dcb_cfg;
336         u8 dcb_set_bitmap;
337         enum ixgbe_fc_mode last_lfc_mode;
338
339         /* Interrupt Throttle Rate */
340         u32 rx_itr_setting;
341         u32 tx_itr_setting;
342         u16 eitr_low;
343         u16 eitr_high;
344
345         /* TX */
346         struct ixgbe_ring *tx_ring[MAX_TX_QUEUES] ____cacheline_aligned_in_smp;
347         int num_tx_queues;
348         u32 tx_timeout_count;
349         bool detect_tx_hung;
350
351         u64 restart_queue;
352         u64 lsc_int;
353
354         /* RX */
355         struct ixgbe_ring *rx_ring[MAX_RX_QUEUES] ____cacheline_aligned_in_smp;
356         int num_rx_queues;
357         int num_rx_pools;               /* == num_rx_queues in 82598 */
358         int num_rx_queues_per_pool;     /* 1 if 82598, can be many if 82599 */
359         u64 hw_csum_rx_error;
360         u64 hw_rx_no_dma_resources;
361         u64 non_eop_descs;
362         int num_msix_vectors;
363         int max_msix_q_vectors;         /* true count of q_vectors for device */
364         struct ixgbe_ring_feature ring_feature[RING_F_ARRAY_SIZE];
365         struct msix_entry *msix_entries;
366
367         u32 alloc_rx_page_failed;
368         u32 alloc_rx_buff_failed;
369
370         /* Some features need tri-state capability,
371          * thus the additional *_CAPABLE flags.
372          */
373         u32 flags;
374 #define IXGBE_FLAG_RX_CSUM_ENABLED              (u32)(1)
375 #define IXGBE_FLAG_MSI_CAPABLE                  (u32)(1 << 1)
376 #define IXGBE_FLAG_MSI_ENABLED                  (u32)(1 << 2)
377 #define IXGBE_FLAG_MSIX_CAPABLE                 (u32)(1 << 3)
378 #define IXGBE_FLAG_MSIX_ENABLED                 (u32)(1 << 4)
379 #define IXGBE_FLAG_RX_1BUF_CAPABLE              (u32)(1 << 6)
380 #define IXGBE_FLAG_RX_PS_CAPABLE                (u32)(1 << 7)
381 #define IXGBE_FLAG_RX_PS_ENABLED                (u32)(1 << 8)
382 #define IXGBE_FLAG_IN_NETPOLL                   (u32)(1 << 9)
383 #define IXGBE_FLAG_DCA_ENABLED                  (u32)(1 << 10)
384 #define IXGBE_FLAG_DCA_CAPABLE                  (u32)(1 << 11)
385 #define IXGBE_FLAG_IMIR_ENABLED                 (u32)(1 << 12)
386 #define IXGBE_FLAG_MQ_CAPABLE                   (u32)(1 << 13)
387 #define IXGBE_FLAG_DCB_ENABLED                  (u32)(1 << 14)
388 #define IXGBE_FLAG_RSS_ENABLED                  (u32)(1 << 16)
389 #define IXGBE_FLAG_RSS_CAPABLE                  (u32)(1 << 17)
390 #define IXGBE_FLAG_VMDQ_CAPABLE                 (u32)(1 << 18)
391 #define IXGBE_FLAG_VMDQ_ENABLED                 (u32)(1 << 19)
392 #define IXGBE_FLAG_FAN_FAIL_CAPABLE             (u32)(1 << 20)
393 #define IXGBE_FLAG_NEED_LINK_UPDATE             (u32)(1 << 22)
394 #define IXGBE_FLAG_IN_SFP_LINK_TASK             (u32)(1 << 23)
395 #define IXGBE_FLAG_IN_SFP_MOD_TASK              (u32)(1 << 24)
396 #define IXGBE_FLAG_FDIR_HASH_CAPABLE            (u32)(1 << 25)
397 #define IXGBE_FLAG_FDIR_PERFECT_CAPABLE         (u32)(1 << 26)
398 #define IXGBE_FLAG_FCOE_CAPABLE                 (u32)(1 << 27)
399 #define IXGBE_FLAG_FCOE_ENABLED                 (u32)(1 << 28)
400 #define IXGBE_FLAG_SRIOV_CAPABLE                (u32)(1 << 29)
401 #define IXGBE_FLAG_SRIOV_ENABLED                (u32)(1 << 30)
402
403         u32 flags2;
404 #define IXGBE_FLAG2_RSC_CAPABLE                 (u32)(1)
405 #define IXGBE_FLAG2_RSC_ENABLED                 (u32)(1 << 1)
406 #define IXGBE_FLAG2_TEMP_SENSOR_CAPABLE         (u32)(1 << 2)
407 /* default to trying for four seconds */
408 #define IXGBE_TRY_LINK_TIMEOUT (4 * HZ)
409
410         /* OS defined structs */
411         struct net_device *netdev;
412         struct pci_dev *pdev;
413
414         u32 test_icr;
415         struct ixgbe_ring test_tx_ring;
416         struct ixgbe_ring test_rx_ring;
417
418         /* structs defined in ixgbe_hw.h */
419         struct ixgbe_hw hw;
420         u16 msg_enable;
421         struct ixgbe_hw_stats stats;
422
423         /* Interrupt Throttle Rate */
424         u32 rx_eitr_param;
425         u32 tx_eitr_param;
426
427         unsigned long state;
428         u64 tx_busy;
429         unsigned int tx_ring_count;
430         unsigned int rx_ring_count;
431
432         u32 link_speed;
433         bool link_up;
434         unsigned long link_check_timeout;
435
436         struct work_struct watchdog_task;
437         struct work_struct sfp_task;
438         struct timer_list sfp_timer;
439         struct work_struct multispeed_fiber_task;
440         struct work_struct sfp_config_module_task;
441         u32 fdir_pballoc;
442         u32 atr_sample_rate;
443         spinlock_t fdir_perfect_lock;
444         struct work_struct fdir_reinit_task;
445 #ifdef IXGBE_FCOE
446         struct ixgbe_fcoe fcoe;
447 #endif /* IXGBE_FCOE */
448         u64 rsc_total_count;
449         u64 rsc_total_flush;
450         u32 wol;
451         u16 eeprom_version;
452
453         int node;
454         struct work_struct check_overtemp_task;
455         u32 interrupt_event;
456
457         /* SR-IOV */
458         DECLARE_BITMAP(active_vfs, IXGBE_MAX_VF_FUNCTIONS);
459         unsigned int num_vfs;
460         struct vf_data_storage *vfinfo;
461 };
462
463 enum ixbge_state_t {
464         __IXGBE_TESTING,
465         __IXGBE_RESETTING,
466         __IXGBE_DOWN,
467         __IXGBE_SFP_MODULE_NOT_FOUND
468 };
469
470 enum ixgbe_boards {
471         board_82598,
472         board_82599,
473 };
474
475 extern struct ixgbe_info ixgbe_82598_info;
476 extern struct ixgbe_info ixgbe_82599_info;
477 #ifdef CONFIG_IXGBE_DCB
478 extern const struct dcbnl_rtnl_ops dcbnl_ops;
479 extern int ixgbe_copy_dcb_cfg(struct ixgbe_dcb_config *src_dcb_cfg,
480                               struct ixgbe_dcb_config *dst_dcb_cfg,
481                               int tc_max);
482 #endif
483
484 extern char ixgbe_driver_name[];
485 extern const char ixgbe_driver_version[];
486
487 extern int ixgbe_up(struct ixgbe_adapter *adapter);
488 extern void ixgbe_down(struct ixgbe_adapter *adapter);
489 extern void ixgbe_reinit_locked(struct ixgbe_adapter *adapter);
490 extern void ixgbe_reset(struct ixgbe_adapter *adapter);
491 extern void ixgbe_set_ethtool_ops(struct net_device *netdev);
492 extern int ixgbe_setup_rx_resources(struct ixgbe_ring *);
493 extern int ixgbe_setup_tx_resources(struct ixgbe_ring *);
494 extern void ixgbe_free_rx_resources(struct ixgbe_ring *);
495 extern void ixgbe_free_tx_resources(struct ixgbe_ring *);
496 extern void ixgbe_configure_rx_ring(struct ixgbe_adapter *,struct ixgbe_ring *);
497 extern void ixgbe_configure_tx_ring(struct ixgbe_adapter *,struct ixgbe_ring *);
498 extern void ixgbe_update_stats(struct ixgbe_adapter *adapter);
499 extern int ixgbe_init_interrupt_scheme(struct ixgbe_adapter *adapter);
500 extern void ixgbe_clear_interrupt_scheme(struct ixgbe_adapter *adapter);
501 extern netdev_tx_t ixgbe_xmit_frame_ring(struct sk_buff *,
502                                          struct ixgbe_adapter *,
503                                          struct ixgbe_ring *);
504 extern void ixgbe_unmap_and_free_tx_resource(struct ixgbe_ring *,
505                                              struct ixgbe_tx_buffer *);
506 extern void ixgbe_alloc_rx_buffers(struct ixgbe_ring *, u16);
507 extern void ixgbe_write_eitr(struct ixgbe_q_vector *);
508 extern int ethtool_ioctl(struct ifreq *ifr);
509 extern s32 ixgbe_reinit_fdir_tables_82599(struct ixgbe_hw *hw);
510 extern s32 ixgbe_init_fdir_signature_82599(struct ixgbe_hw *hw, u32 pballoc);
511 extern s32 ixgbe_init_fdir_perfect_82599(struct ixgbe_hw *hw, u32 pballoc);
512 extern s32 ixgbe_fdir_add_signature_filter_82599(struct ixgbe_hw *hw,
513                                                  struct ixgbe_atr_input *input,
514                                                  u8 queue);
515 extern s32 ixgbe_fdir_add_perfect_filter_82599(struct ixgbe_hw *hw,
516                                       struct ixgbe_atr_input *input,
517                                       struct ixgbe_atr_input_masks *input_masks,
518                                       u16 soft_id, u8 queue);
519 extern s32 ixgbe_atr_set_vlan_id_82599(struct ixgbe_atr_input *input,
520                                        u16 vlan_id);
521 extern s32 ixgbe_atr_set_src_ipv4_82599(struct ixgbe_atr_input *input,
522                                         u32 src_addr);
523 extern s32 ixgbe_atr_set_dst_ipv4_82599(struct ixgbe_atr_input *input,
524                                         u32 dst_addr);
525 extern s32 ixgbe_atr_set_src_port_82599(struct ixgbe_atr_input *input,
526                                         u16 src_port);
527 extern s32 ixgbe_atr_set_dst_port_82599(struct ixgbe_atr_input *input,
528                                         u16 dst_port);
529 extern s32 ixgbe_atr_set_flex_byte_82599(struct ixgbe_atr_input *input,
530                                          u16 flex_byte);
531 extern s32 ixgbe_atr_set_l4type_82599(struct ixgbe_atr_input *input,
532                                       u8 l4type);
533 extern void ixgbe_set_rx_mode(struct net_device *netdev);
534 #ifdef IXGBE_FCOE
535 extern void ixgbe_configure_fcoe(struct ixgbe_adapter *adapter);
536 extern int ixgbe_fso(struct ixgbe_adapter *adapter,
537                      struct ixgbe_ring *tx_ring, struct sk_buff *skb,
538                      u32 tx_flags, u8 *hdr_len);
539 extern void ixgbe_cleanup_fcoe(struct ixgbe_adapter *adapter);
540 extern int ixgbe_fcoe_ddp(struct ixgbe_adapter *adapter,
541                           union ixgbe_adv_rx_desc *rx_desc,
542                           struct sk_buff *skb);
543 extern int ixgbe_fcoe_ddp_get(struct net_device *netdev, u16 xid,
544                               struct scatterlist *sgl, unsigned int sgc);
545 extern int ixgbe_fcoe_ddp_put(struct net_device *netdev, u16 xid);
546 extern int ixgbe_fcoe_enable(struct net_device *netdev);
547 extern int ixgbe_fcoe_disable(struct net_device *netdev);
548 #ifdef CONFIG_IXGBE_DCB
549 extern u8 ixgbe_fcoe_getapp(struct ixgbe_adapter *adapter);
550 extern u8 ixgbe_fcoe_setapp(struct ixgbe_adapter *adapter, u8 up);
551 #endif /* CONFIG_IXGBE_DCB */
552 extern int ixgbe_fcoe_get_wwn(struct net_device *netdev, u64 *wwn, int type);
553 #endif /* IXGBE_FCOE */
554
555 #endif /* _IXGBE_H_ */