]> bbs.cooldavid.org Git - net-next-2.6.git/blob - drivers/gpu/drm/radeon/radeon_mode.h
drm/radeon: add fake RN50 table for powerpc
[net-next-2.6.git] / drivers / gpu / drm / radeon / radeon_mode.h
1 /*
2  * Copyright 2000 ATI Technologies Inc., Markham, Ontario, and
3  *                VA Linux Systems Inc., Fremont, California.
4  * Copyright 2008 Red Hat Inc.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Original Authors:
25  *   Kevin E. Martin, Rickard E. Faith, Alan Hourihane
26  *
27  * Kernel port Author: Dave Airlie
28  */
29
30 #ifndef RADEON_MODE_H
31 #define RADEON_MODE_H
32
33 #include <drm_crtc.h>
34 #include <drm_mode.h>
35 #include <drm_edid.h>
36 #include <drm_dp_helper.h>
37 #include <drm_fixed.h>
38 #include <linux/i2c.h>
39 #include <linux/i2c-id.h>
40 #include <linux/i2c-algo-bit.h>
41
42 struct radeon_bo;
43 struct radeon_device;
44
45 #define to_radeon_crtc(x) container_of(x, struct radeon_crtc, base)
46 #define to_radeon_connector(x) container_of(x, struct radeon_connector, base)
47 #define to_radeon_encoder(x) container_of(x, struct radeon_encoder, base)
48 #define to_radeon_framebuffer(x) container_of(x, struct radeon_framebuffer, base)
49
50 enum radeon_rmx_type {
51         RMX_OFF,
52         RMX_FULL,
53         RMX_CENTER,
54         RMX_ASPECT
55 };
56
57 enum radeon_tv_std {
58         TV_STD_NTSC,
59         TV_STD_PAL,
60         TV_STD_PAL_M,
61         TV_STD_PAL_60,
62         TV_STD_NTSC_J,
63         TV_STD_SCART_PAL,
64         TV_STD_SECAM,
65         TV_STD_PAL_CN,
66         TV_STD_PAL_N,
67 };
68
69 enum radeon_hpd_id {
70         RADEON_HPD_1 = 0,
71         RADEON_HPD_2,
72         RADEON_HPD_3,
73         RADEON_HPD_4,
74         RADEON_HPD_5,
75         RADEON_HPD_6,
76         RADEON_HPD_NONE = 0xff,
77 };
78
79 /* radeon gpio-based i2c
80  * 1. "mask" reg and bits
81  *    grabs the gpio pins for software use
82  *    0=not held  1=held
83  * 2. "a" reg and bits
84  *    output pin value
85  *    0=low 1=high
86  * 3. "en" reg and bits
87  *    sets the pin direction
88  *    0=input 1=output
89  * 4. "y" reg and bits
90  *    input pin value
91  *    0=low 1=high
92  */
93 struct radeon_i2c_bus_rec {
94         bool valid;
95         /* id used by atom */
96         uint8_t i2c_id;
97         /* id used by atom */
98         enum radeon_hpd_id hpd;
99         /* can be used with hw i2c engine */
100         bool hw_capable;
101         /* uses multi-media i2c engine */
102         bool mm_i2c;
103         /* regs and bits */
104         uint32_t mask_clk_reg;
105         uint32_t mask_data_reg;
106         uint32_t a_clk_reg;
107         uint32_t a_data_reg;
108         uint32_t en_clk_reg;
109         uint32_t en_data_reg;
110         uint32_t y_clk_reg;
111         uint32_t y_data_reg;
112         uint32_t mask_clk_mask;
113         uint32_t mask_data_mask;
114         uint32_t a_clk_mask;
115         uint32_t a_data_mask;
116         uint32_t en_clk_mask;
117         uint32_t en_data_mask;
118         uint32_t y_clk_mask;
119         uint32_t y_data_mask;
120 };
121
122 struct radeon_tmds_pll {
123     uint32_t freq;
124     uint32_t value;
125 };
126
127 #define RADEON_MAX_BIOS_CONNECTOR 16
128
129 /* pll flags */
130 #define RADEON_PLL_USE_BIOS_DIVS        (1 << 0)
131 #define RADEON_PLL_NO_ODD_POST_DIV      (1 << 1)
132 #define RADEON_PLL_USE_REF_DIV          (1 << 2)
133 #define RADEON_PLL_LEGACY               (1 << 3)
134 #define RADEON_PLL_PREFER_LOW_REF_DIV   (1 << 4)
135 #define RADEON_PLL_PREFER_HIGH_REF_DIV  (1 << 5)
136 #define RADEON_PLL_PREFER_LOW_FB_DIV    (1 << 6)
137 #define RADEON_PLL_PREFER_HIGH_FB_DIV   (1 << 7)
138 #define RADEON_PLL_PREFER_LOW_POST_DIV  (1 << 8)
139 #define RADEON_PLL_PREFER_HIGH_POST_DIV (1 << 9)
140 #define RADEON_PLL_USE_FRAC_FB_DIV      (1 << 10)
141 #define RADEON_PLL_PREFER_CLOSEST_LOWER (1 << 11)
142 #define RADEON_PLL_USE_POST_DIV         (1 << 12)
143 #define RADEON_PLL_IS_LCD               (1 << 13)
144
145 /* pll algo */
146 enum radeon_pll_algo {
147         PLL_ALGO_LEGACY,
148         PLL_ALGO_NEW
149 };
150
151 struct radeon_pll {
152         /* reference frequency */
153         uint32_t reference_freq;
154
155         /* fixed dividers */
156         uint32_t reference_div;
157         uint32_t post_div;
158
159         /* pll in/out limits */
160         uint32_t pll_in_min;
161         uint32_t pll_in_max;
162         uint32_t pll_out_min;
163         uint32_t pll_out_max;
164         uint32_t lcd_pll_out_min;
165         uint32_t lcd_pll_out_max;
166         uint32_t best_vco;
167
168         /* divider limits */
169         uint32_t min_ref_div;
170         uint32_t max_ref_div;
171         uint32_t min_post_div;
172         uint32_t max_post_div;
173         uint32_t min_feedback_div;
174         uint32_t max_feedback_div;
175         uint32_t min_frac_feedback_div;
176         uint32_t max_frac_feedback_div;
177
178         /* flags for the current clock */
179         uint32_t flags;
180
181         /* pll id */
182         uint32_t id;
183         /* pll algo */
184         enum radeon_pll_algo algo;
185 };
186
187 struct radeon_i2c_chan {
188         struct i2c_adapter adapter;
189         struct drm_device *dev;
190         union {
191                 struct i2c_algo_bit_data bit;
192                 struct i2c_algo_dp_aux_data dp;
193         } algo;
194         struct radeon_i2c_bus_rec rec;
195 };
196
197 /* mostly for macs, but really any system without connector tables */
198 enum radeon_connector_table {
199         CT_NONE,
200         CT_GENERIC,
201         CT_IBOOK,
202         CT_POWERBOOK_EXTERNAL,
203         CT_POWERBOOK_INTERNAL,
204         CT_POWERBOOK_VGA,
205         CT_MINI_EXTERNAL,
206         CT_MINI_INTERNAL,
207         CT_IMAC_G5_ISIGHT,
208         CT_EMAC,
209         CT_RN50_POWER,
210 };
211
212 enum radeon_dvo_chip {
213         DVO_SIL164,
214         DVO_SIL1178,
215 };
216
217 struct radeon_fbdev;
218
219 struct radeon_mode_info {
220         struct atom_context *atom_context;
221         struct card_info *atom_card_info;
222         enum radeon_connector_table connector_table;
223         bool mode_config_initialized;
224         struct radeon_crtc *crtcs[6];
225         /* DVI-I properties */
226         struct drm_property *coherent_mode_property;
227         /* DAC enable load detect */
228         struct drm_property *load_detect_property;
229         /* TV standard load detect */
230         struct drm_property *tv_std_property;
231         /* legacy TMDS PLL detect */
232         struct drm_property *tmds_pll_property;
233         /* hardcoded DFP edid from BIOS */
234         struct edid *bios_hardcoded_edid;
235
236         /* pointer to fbdev info structure */
237         struct radeon_fbdev *rfbdev;
238 };
239
240 #define MAX_H_CODE_TIMING_LEN 32
241 #define MAX_V_CODE_TIMING_LEN 32
242
243 /* need to store these as reading
244    back code tables is excessive */
245 struct radeon_tv_regs {
246         uint32_t tv_uv_adr;
247         uint32_t timing_cntl;
248         uint32_t hrestart;
249         uint32_t vrestart;
250         uint32_t frestart;
251         uint16_t h_code_timing[MAX_H_CODE_TIMING_LEN];
252         uint16_t v_code_timing[MAX_V_CODE_TIMING_LEN];
253 };
254
255 struct radeon_crtc {
256         struct drm_crtc base;
257         int crtc_id;
258         u16 lut_r[256], lut_g[256], lut_b[256];
259         bool enabled;
260         bool can_tile;
261         uint32_t crtc_offset;
262         struct drm_gem_object *cursor_bo;
263         uint64_t cursor_addr;
264         int cursor_width;
265         int cursor_height;
266         uint32_t legacy_display_base_addr;
267         uint32_t legacy_cursor_offset;
268         enum radeon_rmx_type rmx_type;
269         fixed20_12 vsc;
270         fixed20_12 hsc;
271         struct drm_display_mode native_mode;
272         int pll_id;
273 };
274
275 struct radeon_encoder_primary_dac {
276         /* legacy primary dac */
277         uint32_t ps2_pdac_adj;
278 };
279
280 struct radeon_encoder_lvds {
281         /* legacy lvds */
282         uint16_t panel_vcc_delay;
283         uint8_t  panel_pwr_delay;
284         uint8_t  panel_digon_delay;
285         uint8_t  panel_blon_delay;
286         uint16_t panel_ref_divider;
287         uint8_t  panel_post_divider;
288         uint16_t panel_fb_divider;
289         bool     use_bios_dividers;
290         uint32_t lvds_gen_cntl;
291         /* panel mode */
292         struct drm_display_mode native_mode;
293 };
294
295 struct radeon_encoder_tv_dac {
296         /* legacy tv dac */
297         uint32_t ps2_tvdac_adj;
298         uint32_t ntsc_tvdac_adj;
299         uint32_t pal_tvdac_adj;
300
301         int               h_pos;
302         int               v_pos;
303         int               h_size;
304         int               supported_tv_stds;
305         bool              tv_on;
306         enum radeon_tv_std tv_std;
307         struct radeon_tv_regs tv;
308 };
309
310 struct radeon_encoder_int_tmds {
311         /* legacy int tmds */
312         struct radeon_tmds_pll tmds_pll[4];
313 };
314
315 struct radeon_encoder_ext_tmds {
316         /* tmds over dvo */
317         struct radeon_i2c_chan *i2c_bus;
318         uint8_t slave_addr;
319         enum radeon_dvo_chip dvo_chip;
320 };
321
322 /* spread spectrum */
323 struct radeon_atom_ss {
324         uint16_t percentage;
325         uint8_t type;
326         uint8_t step;
327         uint8_t delay;
328         uint8_t range;
329         uint8_t refdiv;
330 };
331
332 struct radeon_encoder_atom_dig {
333         /* atom dig */
334         bool coherent_mode;
335         int dig_encoder; /* -1 disabled, 0 DIGA, 1 DIGB */
336         /* atom lvds */
337         uint32_t lvds_misc;
338         uint16_t panel_pwr_delay;
339         enum radeon_pll_algo pll_algo;
340         struct radeon_atom_ss *ss;
341         /* panel mode */
342         struct drm_display_mode native_mode;
343 };
344
345 struct radeon_encoder_atom_dac {
346         enum radeon_tv_std tv_std;
347 };
348
349 struct radeon_encoder {
350         struct drm_encoder base;
351         uint32_t encoder_id;
352         uint32_t devices;
353         uint32_t active_device;
354         uint32_t flags;
355         uint32_t pixel_clock;
356         enum radeon_rmx_type rmx_type;
357         struct drm_display_mode native_mode;
358         void *enc_priv;
359         int audio_polling_active;
360         int hdmi_offset;
361         int hdmi_config_offset;
362         int hdmi_audio_workaround;
363         int hdmi_buffer_status;
364 };
365
366 struct radeon_connector_atom_dig {
367         uint32_t igp_lane_info;
368         bool linkb;
369         /* displayport */
370         struct radeon_i2c_chan *dp_i2c_bus;
371         u8 dpcd[8];
372         u8 dp_sink_type;
373         int dp_clock;
374         int dp_lane_count;
375 };
376
377 struct radeon_gpio_rec {
378         bool valid;
379         u8 id;
380         u32 reg;
381         u32 mask;
382 };
383
384 struct radeon_hpd {
385         enum radeon_hpd_id hpd;
386         u8 plugged_state;
387         struct radeon_gpio_rec gpio;
388 };
389
390 struct radeon_connector {
391         struct drm_connector base;
392         uint32_t connector_id;
393         uint32_t devices;
394         struct radeon_i2c_chan *ddc_bus;
395         /* some systems have a an hdmi and vga port with a shared ddc line */
396         bool shared_ddc;
397         bool use_digital;
398         /* we need to mind the EDID between detect
399            and get modes due to analog/digital/tvencoder */
400         struct edid *edid;
401         void *con_priv;
402         bool dac_load_detect;
403         uint16_t connector_object_id;
404         struct radeon_hpd hpd;
405 };
406
407 struct radeon_framebuffer {
408         struct drm_framebuffer base;
409         struct drm_gem_object *obj;
410 };
411
412 extern enum radeon_tv_std
413 radeon_combios_get_tv_info(struct radeon_device *rdev);
414 extern enum radeon_tv_std
415 radeon_atombios_get_tv_info(struct radeon_device *rdev);
416
417 extern void radeon_connector_hotplug(struct drm_connector *connector);
418 extern bool radeon_dp_needs_link_train(struct radeon_connector *radeon_connector);
419 extern int radeon_dp_mode_valid_helper(struct radeon_connector *radeon_connector,
420                                        struct drm_display_mode *mode);
421 extern void radeon_dp_set_link_config(struct drm_connector *connector,
422                                       struct drm_display_mode *mode);
423 extern void dp_link_train(struct drm_encoder *encoder,
424                           struct drm_connector *connector);
425 extern u8 radeon_dp_getsinktype(struct radeon_connector *radeon_connector);
426 extern bool radeon_dp_getdpcd(struct radeon_connector *radeon_connector);
427 extern void atombios_dig_encoder_setup(struct drm_encoder *encoder, int action);
428 extern void atombios_dig_transmitter_setup(struct drm_encoder *encoder,
429                                            int action, uint8_t lane_num,
430                                            uint8_t lane_set);
431 extern int radeon_dp_i2c_aux_ch(struct i2c_adapter *adapter, int mode,
432                                 uint8_t write_byte, uint8_t *read_byte);
433
434 extern struct radeon_i2c_chan *radeon_i2c_create_dp(struct drm_device *dev,
435                                                     struct radeon_i2c_bus_rec *rec,
436                                                     const char *name);
437 extern struct radeon_i2c_chan *radeon_i2c_create(struct drm_device *dev,
438                                                  struct radeon_i2c_bus_rec *rec,
439                                                  const char *name);
440 extern void radeon_i2c_destroy(struct radeon_i2c_chan *i2c);
441 extern void radeon_i2c_get_byte(struct radeon_i2c_chan *i2c_bus,
442                                 u8 slave_addr,
443                                 u8 addr,
444                                 u8 *val);
445 extern void radeon_i2c_put_byte(struct radeon_i2c_chan *i2c,
446                                 u8 slave_addr,
447                                 u8 addr,
448                                 u8 val);
449 extern bool radeon_ddc_probe(struct radeon_connector *radeon_connector);
450 extern int radeon_ddc_get_modes(struct radeon_connector *radeon_connector);
451
452 extern struct drm_encoder *radeon_best_encoder(struct drm_connector *connector);
453
454 extern void radeon_compute_pll(struct radeon_pll *pll,
455                                uint64_t freq,
456                                uint32_t *dot_clock_p,
457                                uint32_t *fb_div_p,
458                                uint32_t *frac_fb_div_p,
459                                uint32_t *ref_div_p,
460                                uint32_t *post_div_p);
461
462 extern void radeon_setup_encoder_clones(struct drm_device *dev);
463
464 struct drm_encoder *radeon_encoder_legacy_lvds_add(struct drm_device *dev, int bios_index);
465 struct drm_encoder *radeon_encoder_legacy_primary_dac_add(struct drm_device *dev, int bios_index, int with_tv);
466 struct drm_encoder *radeon_encoder_legacy_tv_dac_add(struct drm_device *dev, int bios_index, int with_tv);
467 struct drm_encoder *radeon_encoder_legacy_tmds_int_add(struct drm_device *dev, int bios_index);
468 struct drm_encoder *radeon_encoder_legacy_tmds_ext_add(struct drm_device *dev, int bios_index);
469 extern void atombios_external_tmds_setup(struct drm_encoder *encoder, int action);
470 extern void atombios_digital_setup(struct drm_encoder *encoder, int action);
471 extern int atombios_get_encoder_mode(struct drm_encoder *encoder);
472 extern void radeon_encoder_set_active_device(struct drm_encoder *encoder);
473
474 extern void radeon_crtc_load_lut(struct drm_crtc *crtc);
475 extern int atombios_crtc_set_base(struct drm_crtc *crtc, int x, int y,
476                                    struct drm_framebuffer *old_fb);
477 extern int atombios_crtc_mode_set(struct drm_crtc *crtc,
478                                    struct drm_display_mode *mode,
479                                    struct drm_display_mode *adjusted_mode,
480                                    int x, int y,
481                                    struct drm_framebuffer *old_fb);
482 extern void atombios_crtc_dpms(struct drm_crtc *crtc, int mode);
483
484 extern int radeon_crtc_set_base(struct drm_crtc *crtc, int x, int y,
485                                  struct drm_framebuffer *old_fb);
486
487 extern int radeon_crtc_cursor_set(struct drm_crtc *crtc,
488                                   struct drm_file *file_priv,
489                                   uint32_t handle,
490                                   uint32_t width,
491                                   uint32_t height);
492 extern int radeon_crtc_cursor_move(struct drm_crtc *crtc,
493                                    int x, int y);
494
495 extern bool radeon_combios_check_hardcoded_edid(struct radeon_device *rdev);
496 extern struct edid *
497 radeon_combios_get_hardcoded_edid(struct radeon_device *rdev);
498 extern bool radeon_atom_get_clock_info(struct drm_device *dev);
499 extern bool radeon_combios_get_clock_info(struct drm_device *dev);
500 extern struct radeon_encoder_atom_dig *
501 radeon_atombios_get_lvds_info(struct radeon_encoder *encoder);
502 extern bool radeon_atombios_get_tmds_info(struct radeon_encoder *encoder,
503                                           struct radeon_encoder_int_tmds *tmds);
504 extern bool radeon_legacy_get_tmds_info_from_combios(struct radeon_encoder *encoder,
505                                                      struct radeon_encoder_int_tmds *tmds);
506 extern bool radeon_legacy_get_tmds_info_from_table(struct radeon_encoder *encoder,
507                                                    struct radeon_encoder_int_tmds *tmds);
508 extern bool radeon_legacy_get_ext_tmds_info_from_combios(struct radeon_encoder *encoder,
509                                                          struct radeon_encoder_ext_tmds *tmds);
510 extern bool radeon_legacy_get_ext_tmds_info_from_table(struct radeon_encoder *encoder,
511                                                        struct radeon_encoder_ext_tmds *tmds);
512 extern struct radeon_encoder_primary_dac *
513 radeon_atombios_get_primary_dac_info(struct radeon_encoder *encoder);
514 extern struct radeon_encoder_tv_dac *
515 radeon_atombios_get_tv_dac_info(struct radeon_encoder *encoder);
516 extern struct radeon_encoder_lvds *
517 radeon_combios_get_lvds_info(struct radeon_encoder *encoder);
518 extern void radeon_combios_get_ext_tmds_info(struct radeon_encoder *encoder);
519 extern struct radeon_encoder_tv_dac *
520 radeon_combios_get_tv_dac_info(struct radeon_encoder *encoder);
521 extern struct radeon_encoder_primary_dac *
522 radeon_combios_get_primary_dac_info(struct radeon_encoder *encoder);
523 extern bool radeon_combios_external_tmds_setup(struct drm_encoder *encoder);
524 extern void radeon_external_tmds_setup(struct drm_encoder *encoder);
525 extern void radeon_combios_output_lock(struct drm_encoder *encoder, bool lock);
526 extern void radeon_combios_initialize_bios_scratch_regs(struct drm_device *dev);
527 extern void radeon_atom_output_lock(struct drm_encoder *encoder, bool lock);
528 extern void radeon_atom_initialize_bios_scratch_regs(struct drm_device *dev);
529 extern void radeon_save_bios_scratch_regs(struct radeon_device *rdev);
530 extern void radeon_restore_bios_scratch_regs(struct radeon_device *rdev);
531 extern void
532 radeon_atombios_encoder_crtc_scratch_regs(struct drm_encoder *encoder, int crtc);
533 extern void
534 radeon_atombios_encoder_dpms_scratch_regs(struct drm_encoder *encoder, bool on);
535 extern void
536 radeon_combios_encoder_crtc_scratch_regs(struct drm_encoder *encoder, int crtc);
537 extern void
538 radeon_combios_encoder_dpms_scratch_regs(struct drm_encoder *encoder, bool on);
539 extern void radeon_crtc_fb_gamma_set(struct drm_crtc *crtc, u16 red, u16 green,
540                                      u16 blue, int regno);
541 extern void radeon_crtc_fb_gamma_get(struct drm_crtc *crtc, u16 *red, u16 *green,
542                                      u16 *blue, int regno);
543 void radeon_framebuffer_init(struct drm_device *dev,
544                              struct radeon_framebuffer *rfb,
545                              struct drm_mode_fb_cmd *mode_cmd,
546                              struct drm_gem_object *obj);
547
548 int radeonfb_remove(struct drm_device *dev, struct drm_framebuffer *fb);
549 bool radeon_get_legacy_connector_info_from_bios(struct drm_device *dev);
550 bool radeon_get_legacy_connector_info_from_table(struct drm_device *dev);
551 void radeon_atombios_init_crtc(struct drm_device *dev,
552                                struct radeon_crtc *radeon_crtc);
553 void radeon_legacy_init_crtc(struct drm_device *dev,
554                              struct radeon_crtc *radeon_crtc);
555
556 void radeon_get_clock_info(struct drm_device *dev);
557
558 extern bool radeon_get_atom_connector_info_from_object_table(struct drm_device *dev);
559 extern bool radeon_get_atom_connector_info_from_supported_devices_table(struct drm_device *dev);
560
561 void radeon_enc_destroy(struct drm_encoder *encoder);
562 void radeon_copy_fb(struct drm_device *dev, struct drm_gem_object *dst_obj);
563 void radeon_combios_asic_init(struct drm_device *dev);
564 extern int radeon_static_clocks_init(struct drm_device *dev);
565 bool radeon_crtc_scaling_mode_fixup(struct drm_crtc *crtc,
566                                         struct drm_display_mode *mode,
567                                         struct drm_display_mode *adjusted_mode);
568 void radeon_panel_mode_fixup(struct drm_encoder *encoder,
569                              struct drm_display_mode *adjusted_mode);
570 void atom_rv515_force_tv_scaler(struct radeon_device *rdev, struct radeon_crtc *radeon_crtc);
571
572 /* legacy tv */
573 void radeon_legacy_tv_adjust_crtc_reg(struct drm_encoder *encoder,
574                                       uint32_t *h_total_disp, uint32_t *h_sync_strt_wid,
575                                       uint32_t *v_total_disp, uint32_t *v_sync_strt_wid);
576 void radeon_legacy_tv_adjust_pll1(struct drm_encoder *encoder,
577                                   uint32_t *htotal_cntl, uint32_t *ppll_ref_div,
578                                   uint32_t *ppll_div_3, uint32_t *pixclks_cntl);
579 void radeon_legacy_tv_adjust_pll2(struct drm_encoder *encoder,
580                                   uint32_t *htotal2_cntl, uint32_t *p2pll_ref_div,
581                                   uint32_t *p2pll_div_0, uint32_t *pixclks_cntl);
582 void radeon_legacy_tv_mode_set(struct drm_encoder *encoder,
583                                struct drm_display_mode *mode,
584                                struct drm_display_mode *adjusted_mode);
585
586 /* fbdev layer */
587 int radeon_fbdev_init(struct radeon_device *rdev);
588 void radeon_fbdev_fini(struct radeon_device *rdev);
589 void radeon_fbdev_set_suspend(struct radeon_device *rdev, int state);
590 int radeon_fbdev_total_size(struct radeon_device *rdev);
591 bool radeon_fbdev_robj_is_fb(struct radeon_device *rdev, struct radeon_bo *robj);
592
593 void radeon_fb_output_poll_changed(struct radeon_device *rdev);
594 #endif