]> bbs.cooldavid.org Git - net-next-2.6.git/blob - drivers/net/wireless/ath/ath5k/base.c
ath5k: re-order one of the frees on unwind
[net-next-2.6.git] / drivers / net / wireless / ath / ath5k / base.c
1 /*-
2  * Copyright (c) 2002-2005 Sam Leffler, Errno Consulting
3  * Copyright (c) 2004-2005 Atheros Communications, Inc.
4  * Copyright (c) 2006 Devicescape Software, Inc.
5  * Copyright (c) 2007 Jiri Slaby <jirislaby@gmail.com>
6  * Copyright (c) 2007 Luis R. Rodriguez <mcgrof@winlab.rutgers.edu>
7  *
8  * All rights reserved.
9  *
10  * Redistribution and use in source and binary forms, with or without
11  * modification, are permitted provided that the following conditions
12  * are met:
13  * 1. Redistributions of source code must retain the above copyright
14  *    notice, this list of conditions and the following disclaimer,
15  *    without modification.
16  * 2. Redistributions in binary form must reproduce at minimum a disclaimer
17  *    similar to the "NO WARRANTY" disclaimer below ("Disclaimer") and any
18  *    redistribution must be conditioned upon including a substantially
19  *    similar Disclaimer requirement for further binary redistribution.
20  * 3. Neither the names of the above-listed copyright holders nor the names
21  *    of any contributors may be used to endorse or promote products derived
22  *    from this software without specific prior written permission.
23  *
24  * Alternatively, this software may be distributed under the terms of the
25  * GNU General Public License ("GPL") version 2 as published by the Free
26  * Software Foundation.
27  *
28  * NO WARRANTY
29  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
30  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
31  * LIMITED TO, THE IMPLIED WARRANTIES OF NONINFRINGEMENT, MERCHANTIBILITY
32  * AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL
33  * THE COPYRIGHT HOLDERS OR CONTRIBUTORS BE LIABLE FOR SPECIAL, EXEMPLARY,
34  * OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
35  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
36  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER
37  * IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
38  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
39  * THE POSSIBILITY OF SUCH DAMAGES.
40  *
41  */
42
43 #include <linux/module.h>
44 #include <linux/delay.h>
45 #include <linux/hardirq.h>
46 #include <linux/if.h>
47 #include <linux/io.h>
48 #include <linux/netdevice.h>
49 #include <linux/cache.h>
50 #include <linux/pci.h>
51 #include <linux/pci-aspm.h>
52 #include <linux/ethtool.h>
53 #include <linux/uaccess.h>
54 #include <linux/slab.h>
55
56 #include <net/ieee80211_radiotap.h>
57
58 #include <asm/unaligned.h>
59
60 #include "base.h"
61 #include "reg.h"
62 #include "debug.h"
63 #include "ani.h"
64
65 static int modparam_nohwcrypt;
66 module_param_named(nohwcrypt, modparam_nohwcrypt, bool, S_IRUGO);
67 MODULE_PARM_DESC(nohwcrypt, "Disable hardware encryption.");
68
69 static int modparam_all_channels;
70 module_param_named(all_channels, modparam_all_channels, bool, S_IRUGO);
71 MODULE_PARM_DESC(all_channels, "Expose all channels the device can use.");
72
73
74 /******************\
75 * Internal defines *
76 \******************/
77
78 /* Module info */
79 MODULE_AUTHOR("Jiri Slaby");
80 MODULE_AUTHOR("Nick Kossifidis");
81 MODULE_DESCRIPTION("Support for 5xxx series of Atheros 802.11 wireless LAN cards.");
82 MODULE_SUPPORTED_DEVICE("Atheros 5xxx WLAN cards");
83 MODULE_LICENSE("Dual BSD/GPL");
84 MODULE_VERSION("0.6.0 (EXPERIMENTAL)");
85
86
87 /* Known PCI ids */
88 static DEFINE_PCI_DEVICE_TABLE(ath5k_pci_id_table) = {
89         { PCI_VDEVICE(ATHEROS, 0x0207) }, /* 5210 early */
90         { PCI_VDEVICE(ATHEROS, 0x0007) }, /* 5210 */
91         { PCI_VDEVICE(ATHEROS, 0x0011) }, /* 5311 - this is on AHB bus !*/
92         { PCI_VDEVICE(ATHEROS, 0x0012) }, /* 5211 */
93         { PCI_VDEVICE(ATHEROS, 0x0013) }, /* 5212 */
94         { PCI_VDEVICE(3COM_2,  0x0013) }, /* 3com 5212 */
95         { PCI_VDEVICE(3COM,    0x0013) }, /* 3com 3CRDAG675 5212 */
96         { PCI_VDEVICE(ATHEROS, 0x1014) }, /* IBM minipci 5212 */
97         { PCI_VDEVICE(ATHEROS, 0x0014) }, /* 5212 combatible */
98         { PCI_VDEVICE(ATHEROS, 0x0015) }, /* 5212 combatible */
99         { PCI_VDEVICE(ATHEROS, 0x0016) }, /* 5212 combatible */
100         { PCI_VDEVICE(ATHEROS, 0x0017) }, /* 5212 combatible */
101         { PCI_VDEVICE(ATHEROS, 0x0018) }, /* 5212 combatible */
102         { PCI_VDEVICE(ATHEROS, 0x0019) }, /* 5212 combatible */
103         { PCI_VDEVICE(ATHEROS, 0x001a) }, /* 2413 Griffin-lite */
104         { PCI_VDEVICE(ATHEROS, 0x001b) }, /* 5413 Eagle */
105         { PCI_VDEVICE(ATHEROS, 0x001c) }, /* PCI-E cards */
106         { PCI_VDEVICE(ATHEROS, 0x001d) }, /* 2417 Nala */
107         { 0 }
108 };
109 MODULE_DEVICE_TABLE(pci, ath5k_pci_id_table);
110
111 /* Known SREVs */
112 static const struct ath5k_srev_name srev_names[] = {
113         { "5210",       AR5K_VERSION_MAC,       AR5K_SREV_AR5210 },
114         { "5311",       AR5K_VERSION_MAC,       AR5K_SREV_AR5311 },
115         { "5311A",      AR5K_VERSION_MAC,       AR5K_SREV_AR5311A },
116         { "5311B",      AR5K_VERSION_MAC,       AR5K_SREV_AR5311B },
117         { "5211",       AR5K_VERSION_MAC,       AR5K_SREV_AR5211 },
118         { "5212",       AR5K_VERSION_MAC,       AR5K_SREV_AR5212 },
119         { "5213",       AR5K_VERSION_MAC,       AR5K_SREV_AR5213 },
120         { "5213A",      AR5K_VERSION_MAC,       AR5K_SREV_AR5213A },
121         { "2413",       AR5K_VERSION_MAC,       AR5K_SREV_AR2413 },
122         { "2414",       AR5K_VERSION_MAC,       AR5K_SREV_AR2414 },
123         { "5424",       AR5K_VERSION_MAC,       AR5K_SREV_AR5424 },
124         { "5413",       AR5K_VERSION_MAC,       AR5K_SREV_AR5413 },
125         { "5414",       AR5K_VERSION_MAC,       AR5K_SREV_AR5414 },
126         { "2415",       AR5K_VERSION_MAC,       AR5K_SREV_AR2415 },
127         { "5416",       AR5K_VERSION_MAC,       AR5K_SREV_AR5416 },
128         { "5418",       AR5K_VERSION_MAC,       AR5K_SREV_AR5418 },
129         { "2425",       AR5K_VERSION_MAC,       AR5K_SREV_AR2425 },
130         { "2417",       AR5K_VERSION_MAC,       AR5K_SREV_AR2417 },
131         { "xxxxx",      AR5K_VERSION_MAC,       AR5K_SREV_UNKNOWN },
132         { "5110",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5110 },
133         { "5111",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5111 },
134         { "5111A",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_5111A },
135         { "2111",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2111 },
136         { "5112",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5112 },
137         { "5112A",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_5112A },
138         { "5112B",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_5112B },
139         { "2112",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2112 },
140         { "2112A",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_2112A },
141         { "2112B",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_2112B },
142         { "2413",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2413 },
143         { "5413",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5413 },
144         { "2316",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2316 },
145         { "2317",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2317 },
146         { "5424",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5424 },
147         { "5133",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5133 },
148         { "xxxxx",      AR5K_VERSION_RAD,       AR5K_SREV_UNKNOWN },
149 };
150
151 static const struct ieee80211_rate ath5k_rates[] = {
152         { .bitrate = 10,
153           .hw_value = ATH5K_RATE_CODE_1M, },
154         { .bitrate = 20,
155           .hw_value = ATH5K_RATE_CODE_2M,
156           .hw_value_short = ATH5K_RATE_CODE_2M | AR5K_SET_SHORT_PREAMBLE,
157           .flags = IEEE80211_RATE_SHORT_PREAMBLE },
158         { .bitrate = 55,
159           .hw_value = ATH5K_RATE_CODE_5_5M,
160           .hw_value_short = ATH5K_RATE_CODE_5_5M | AR5K_SET_SHORT_PREAMBLE,
161           .flags = IEEE80211_RATE_SHORT_PREAMBLE },
162         { .bitrate = 110,
163           .hw_value = ATH5K_RATE_CODE_11M,
164           .hw_value_short = ATH5K_RATE_CODE_11M | AR5K_SET_SHORT_PREAMBLE,
165           .flags = IEEE80211_RATE_SHORT_PREAMBLE },
166         { .bitrate = 60,
167           .hw_value = ATH5K_RATE_CODE_6M,
168           .flags = 0 },
169         { .bitrate = 90,
170           .hw_value = ATH5K_RATE_CODE_9M,
171           .flags = 0 },
172         { .bitrate = 120,
173           .hw_value = ATH5K_RATE_CODE_12M,
174           .flags = 0 },
175         { .bitrate = 180,
176           .hw_value = ATH5K_RATE_CODE_18M,
177           .flags = 0 },
178         { .bitrate = 240,
179           .hw_value = ATH5K_RATE_CODE_24M,
180           .flags = 0 },
181         { .bitrate = 360,
182           .hw_value = ATH5K_RATE_CODE_36M,
183           .flags = 0 },
184         { .bitrate = 480,
185           .hw_value = ATH5K_RATE_CODE_48M,
186           .flags = 0 },
187         { .bitrate = 540,
188           .hw_value = ATH5K_RATE_CODE_54M,
189           .flags = 0 },
190         /* XR missing */
191 };
192
193 /*
194  * Prototypes - PCI stack related functions
195  */
196 static int __devinit    ath5k_pci_probe(struct pci_dev *pdev,
197                                 const struct pci_device_id *id);
198 static void __devexit   ath5k_pci_remove(struct pci_dev *pdev);
199 #ifdef CONFIG_PM_SLEEP
200 static int              ath5k_pci_suspend(struct device *dev);
201 static int              ath5k_pci_resume(struct device *dev);
202
203 static SIMPLE_DEV_PM_OPS(ath5k_pm_ops, ath5k_pci_suspend, ath5k_pci_resume);
204 #define ATH5K_PM_OPS    (&ath5k_pm_ops)
205 #else
206 #define ATH5K_PM_OPS    NULL
207 #endif /* CONFIG_PM_SLEEP */
208
209 static struct pci_driver ath5k_pci_driver = {
210         .name           = KBUILD_MODNAME,
211         .id_table       = ath5k_pci_id_table,
212         .probe          = ath5k_pci_probe,
213         .remove         = __devexit_p(ath5k_pci_remove),
214         .driver.pm      = ATH5K_PM_OPS,
215 };
216
217
218
219 /*
220  * Prototypes - MAC 802.11 stack related functions
221  */
222 static int ath5k_tx(struct ieee80211_hw *hw, struct sk_buff *skb);
223 static int ath5k_tx_queue(struct ieee80211_hw *hw, struct sk_buff *skb,
224                 struct ath5k_txq *txq);
225 static int ath5k_reset(struct ath5k_softc *sc, struct ieee80211_channel *chan);
226 static int ath5k_start(struct ieee80211_hw *hw);
227 static void ath5k_stop(struct ieee80211_hw *hw);
228 static int ath5k_add_interface(struct ieee80211_hw *hw,
229                 struct ieee80211_vif *vif);
230 static void ath5k_remove_interface(struct ieee80211_hw *hw,
231                 struct ieee80211_vif *vif);
232 static int ath5k_config(struct ieee80211_hw *hw, u32 changed);
233 static u64 ath5k_prepare_multicast(struct ieee80211_hw *hw,
234                                    struct netdev_hw_addr_list *mc_list);
235 static void ath5k_configure_filter(struct ieee80211_hw *hw,
236                 unsigned int changed_flags,
237                 unsigned int *new_flags,
238                 u64 multicast);
239 static int ath5k_set_key(struct ieee80211_hw *hw,
240                 enum set_key_cmd cmd,
241                 struct ieee80211_vif *vif, struct ieee80211_sta *sta,
242                 struct ieee80211_key_conf *key);
243 static int ath5k_get_stats(struct ieee80211_hw *hw,
244                 struct ieee80211_low_level_stats *stats);
245 static int ath5k_get_survey(struct ieee80211_hw *hw,
246                 int idx, struct survey_info *survey);
247 static u64 ath5k_get_tsf(struct ieee80211_hw *hw);
248 static void ath5k_set_tsf(struct ieee80211_hw *hw, u64 tsf);
249 static void ath5k_reset_tsf(struct ieee80211_hw *hw);
250 static int ath5k_beacon_update(struct ieee80211_hw *hw,
251                 struct ieee80211_vif *vif);
252 static void ath5k_bss_info_changed(struct ieee80211_hw *hw,
253                 struct ieee80211_vif *vif,
254                 struct ieee80211_bss_conf *bss_conf,
255                 u32 changes);
256 static void ath5k_sw_scan_start(struct ieee80211_hw *hw);
257 static void ath5k_sw_scan_complete(struct ieee80211_hw *hw);
258 static void ath5k_set_coverage_class(struct ieee80211_hw *hw,
259                 u8 coverage_class);
260
261 static const struct ieee80211_ops ath5k_hw_ops = {
262         .tx             = ath5k_tx,
263         .start          = ath5k_start,
264         .stop           = ath5k_stop,
265         .add_interface  = ath5k_add_interface,
266         .remove_interface = ath5k_remove_interface,
267         .config         = ath5k_config,
268         .prepare_multicast = ath5k_prepare_multicast,
269         .configure_filter = ath5k_configure_filter,
270         .set_key        = ath5k_set_key,
271         .get_stats      = ath5k_get_stats,
272         .get_survey     = ath5k_get_survey,
273         .conf_tx        = NULL,
274         .get_tsf        = ath5k_get_tsf,
275         .set_tsf        = ath5k_set_tsf,
276         .reset_tsf      = ath5k_reset_tsf,
277         .bss_info_changed = ath5k_bss_info_changed,
278         .sw_scan_start  = ath5k_sw_scan_start,
279         .sw_scan_complete = ath5k_sw_scan_complete,
280         .set_coverage_class = ath5k_set_coverage_class,
281 };
282
283 /*
284  * Prototypes - Internal functions
285  */
286 /* Attach detach */
287 static int      ath5k_attach(struct pci_dev *pdev,
288                         struct ieee80211_hw *hw);
289 static void     ath5k_detach(struct pci_dev *pdev,
290                         struct ieee80211_hw *hw);
291 /* Channel/mode setup */
292 static inline short ath5k_ieee2mhz(short chan);
293 static unsigned int ath5k_copy_channels(struct ath5k_hw *ah,
294                                 struct ieee80211_channel *channels,
295                                 unsigned int mode,
296                                 unsigned int max);
297 static int      ath5k_setup_bands(struct ieee80211_hw *hw);
298 static int      ath5k_chan_set(struct ath5k_softc *sc,
299                                 struct ieee80211_channel *chan);
300 static void     ath5k_setcurmode(struct ath5k_softc *sc,
301                                 unsigned int mode);
302 static void     ath5k_mode_setup(struct ath5k_softc *sc);
303
304 /* Descriptor setup */
305 static int      ath5k_desc_alloc(struct ath5k_softc *sc,
306                                 struct pci_dev *pdev);
307 static void     ath5k_desc_free(struct ath5k_softc *sc,
308                                 struct pci_dev *pdev);
309 /* Buffers setup */
310 static int      ath5k_rxbuf_setup(struct ath5k_softc *sc,
311                                 struct ath5k_buf *bf);
312 static int      ath5k_txbuf_setup(struct ath5k_softc *sc,
313                                 struct ath5k_buf *bf,
314                                 struct ath5k_txq *txq, int padsize);
315
316 static inline void ath5k_txbuf_free_skb(struct ath5k_softc *sc,
317                                 struct ath5k_buf *bf)
318 {
319         BUG_ON(!bf);
320         if (!bf->skb)
321                 return;
322         pci_unmap_single(sc->pdev, bf->skbaddr, bf->skb->len,
323                         PCI_DMA_TODEVICE);
324         dev_kfree_skb_any(bf->skb);
325         bf->skb = NULL;
326         bf->skbaddr = 0;
327         bf->desc->ds_data = 0;
328 }
329
330 static inline void ath5k_rxbuf_free_skb(struct ath5k_softc *sc,
331                                 struct ath5k_buf *bf)
332 {
333         struct ath5k_hw *ah = sc->ah;
334         struct ath_common *common = ath5k_hw_common(ah);
335
336         BUG_ON(!bf);
337         if (!bf->skb)
338                 return;
339         pci_unmap_single(sc->pdev, bf->skbaddr, common->rx_bufsize,
340                         PCI_DMA_FROMDEVICE);
341         dev_kfree_skb_any(bf->skb);
342         bf->skb = NULL;
343         bf->skbaddr = 0;
344         bf->desc->ds_data = 0;
345 }
346
347
348 /* Queues setup */
349 static struct   ath5k_txq *ath5k_txq_setup(struct ath5k_softc *sc,
350                                 int qtype, int subtype);
351 static int      ath5k_beaconq_setup(struct ath5k_hw *ah);
352 static int      ath5k_beaconq_config(struct ath5k_softc *sc);
353 static void     ath5k_txq_drainq(struct ath5k_softc *sc,
354                                 struct ath5k_txq *txq);
355 static void     ath5k_txq_cleanup(struct ath5k_softc *sc);
356 static void     ath5k_txq_release(struct ath5k_softc *sc);
357 /* Rx handling */
358 static int      ath5k_rx_start(struct ath5k_softc *sc);
359 static void     ath5k_rx_stop(struct ath5k_softc *sc);
360 static unsigned int ath5k_rx_decrypted(struct ath5k_softc *sc,
361                                         struct sk_buff *skb,
362                                         struct ath5k_rx_status *rs);
363 static void     ath5k_tasklet_rx(unsigned long data);
364 /* Tx handling */
365 static void     ath5k_tx_processq(struct ath5k_softc *sc,
366                                 struct ath5k_txq *txq);
367 static void     ath5k_tasklet_tx(unsigned long data);
368 /* Beacon handling */
369 static int      ath5k_beacon_setup(struct ath5k_softc *sc,
370                                         struct ath5k_buf *bf);
371 static void     ath5k_beacon_send(struct ath5k_softc *sc);
372 static void     ath5k_beacon_config(struct ath5k_softc *sc);
373 static void     ath5k_beacon_update_timers(struct ath5k_softc *sc, u64 bc_tsf);
374 static void     ath5k_tasklet_beacon(unsigned long data);
375 static void     ath5k_tasklet_ani(unsigned long data);
376
377 static inline u64 ath5k_extend_tsf(struct ath5k_hw *ah, u32 rstamp)
378 {
379         u64 tsf = ath5k_hw_get_tsf64(ah);
380
381         if ((tsf & 0x7fff) < rstamp)
382                 tsf -= 0x8000;
383
384         return (tsf & ~0x7fff) | rstamp;
385 }
386
387 /* Interrupt handling */
388 static int      ath5k_init(struct ath5k_softc *sc);
389 static int      ath5k_stop_locked(struct ath5k_softc *sc);
390 static int      ath5k_stop_hw(struct ath5k_softc *sc);
391 static irqreturn_t ath5k_intr(int irq, void *dev_id);
392 static void ath5k_reset_work(struct work_struct *work);
393
394 static void     ath5k_tasklet_calibrate(unsigned long data);
395
396 /*
397  * Module init/exit functions
398  */
399 static int __init
400 init_ath5k_pci(void)
401 {
402         int ret;
403
404         ath5k_debug_init();
405
406         ret = pci_register_driver(&ath5k_pci_driver);
407         if (ret) {
408                 printk(KERN_ERR "ath5k_pci: can't register pci driver\n");
409                 return ret;
410         }
411
412         return 0;
413 }
414
415 static void __exit
416 exit_ath5k_pci(void)
417 {
418         pci_unregister_driver(&ath5k_pci_driver);
419
420         ath5k_debug_finish();
421 }
422
423 module_init(init_ath5k_pci);
424 module_exit(exit_ath5k_pci);
425
426
427 /********************\
428 * PCI Initialization *
429 \********************/
430
431 static const char *
432 ath5k_chip_name(enum ath5k_srev_type type, u_int16_t val)
433 {
434         const char *name = "xxxxx";
435         unsigned int i;
436
437         for (i = 0; i < ARRAY_SIZE(srev_names); i++) {
438                 if (srev_names[i].sr_type != type)
439                         continue;
440
441                 if ((val & 0xf0) == srev_names[i].sr_val)
442                         name = srev_names[i].sr_name;
443
444                 if ((val & 0xff) == srev_names[i].sr_val) {
445                         name = srev_names[i].sr_name;
446                         break;
447                 }
448         }
449
450         return name;
451 }
452 static unsigned int ath5k_ioread32(void *hw_priv, u32 reg_offset)
453 {
454         struct ath5k_hw *ah = (struct ath5k_hw *) hw_priv;
455         return ath5k_hw_reg_read(ah, reg_offset);
456 }
457
458 static void ath5k_iowrite32(void *hw_priv, u32 val, u32 reg_offset)
459 {
460         struct ath5k_hw *ah = (struct ath5k_hw *) hw_priv;
461         ath5k_hw_reg_write(ah, val, reg_offset);
462 }
463
464 static const struct ath_ops ath5k_common_ops = {
465         .read = ath5k_ioread32,
466         .write = ath5k_iowrite32,
467 };
468
469 static int __devinit
470 ath5k_pci_probe(struct pci_dev *pdev,
471                 const struct pci_device_id *id)
472 {
473         void __iomem *mem;
474         struct ath5k_softc *sc;
475         struct ath_common *common;
476         struct ieee80211_hw *hw;
477         int ret;
478         u8 csz;
479
480         /*
481          * L0s needs to be disabled on all ath5k cards.
482          *
483          * For distributions shipping with CONFIG_PCIEASPM (this will be enabled
484          * by default in the future in 2.6.36) this will also mean both L1 and
485          * L0s will be disabled when a pre 1.1 PCIe device is detected. We do
486          * know L1 works correctly even for all ath5k pre 1.1 PCIe devices
487          * though but cannot currently undue the effect of a blacklist, for
488          * details you can read pcie_aspm_sanity_check() and see how it adjusts
489          * the device link capability.
490          *
491          * It may be possible in the future to implement some PCI API to allow
492          * drivers to override blacklists for pre 1.1 PCIe but for now it is
493          * best to accept that both L0s and L1 will be disabled completely for
494          * distributions shipping with CONFIG_PCIEASPM rather than having this
495          * issue present. Motivation for adding this new API will be to help
496          * with power consumption for some of these devices.
497          */
498         pci_disable_link_state(pdev, PCIE_LINK_STATE_L0S);
499
500         ret = pci_enable_device(pdev);
501         if (ret) {
502                 dev_err(&pdev->dev, "can't enable device\n");
503                 goto err;
504         }
505
506         /* XXX 32-bit addressing only */
507         ret = pci_set_dma_mask(pdev, DMA_BIT_MASK(32));
508         if (ret) {
509                 dev_err(&pdev->dev, "32-bit DMA not available\n");
510                 goto err_dis;
511         }
512
513         /*
514          * Cache line size is used to size and align various
515          * structures used to communicate with the hardware.
516          */
517         pci_read_config_byte(pdev, PCI_CACHE_LINE_SIZE, &csz);
518         if (csz == 0) {
519                 /*
520                  * Linux 2.4.18 (at least) writes the cache line size
521                  * register as a 16-bit wide register which is wrong.
522                  * We must have this setup properly for rx buffer
523                  * DMA to work so force a reasonable value here if it
524                  * comes up zero.
525                  */
526                 csz = L1_CACHE_BYTES >> 2;
527                 pci_write_config_byte(pdev, PCI_CACHE_LINE_SIZE, csz);
528         }
529         /*
530          * The default setting of latency timer yields poor results,
531          * set it to the value used by other systems.  It may be worth
532          * tweaking this setting more.
533          */
534         pci_write_config_byte(pdev, PCI_LATENCY_TIMER, 0xa8);
535
536         /* Enable bus mastering */
537         pci_set_master(pdev);
538
539         /*
540          * Disable the RETRY_TIMEOUT register (0x41) to keep
541          * PCI Tx retries from interfering with C3 CPU state.
542          */
543         pci_write_config_byte(pdev, 0x41, 0);
544
545         ret = pci_request_region(pdev, 0, "ath5k");
546         if (ret) {
547                 dev_err(&pdev->dev, "cannot reserve PCI memory region\n");
548                 goto err_dis;
549         }
550
551         mem = pci_iomap(pdev, 0, 0);
552         if (!mem) {
553                 dev_err(&pdev->dev, "cannot remap PCI memory region\n") ;
554                 ret = -EIO;
555                 goto err_reg;
556         }
557
558         /*
559          * Allocate hw (mac80211 main struct)
560          * and hw->priv (driver private data)
561          */
562         hw = ieee80211_alloc_hw(sizeof(*sc), &ath5k_hw_ops);
563         if (hw == NULL) {
564                 dev_err(&pdev->dev, "cannot allocate ieee80211_hw\n");
565                 ret = -ENOMEM;
566                 goto err_map;
567         }
568
569         dev_info(&pdev->dev, "registered as '%s'\n", wiphy_name(hw->wiphy));
570
571         /* Initialize driver private data */
572         SET_IEEE80211_DEV(hw, &pdev->dev);
573         hw->flags = IEEE80211_HW_RX_INCLUDES_FCS |
574                     IEEE80211_HW_HOST_BROADCAST_PS_BUFFERING |
575                     IEEE80211_HW_SIGNAL_DBM;
576
577         hw->wiphy->interface_modes =
578                 BIT(NL80211_IFTYPE_AP) |
579                 BIT(NL80211_IFTYPE_STATION) |
580                 BIT(NL80211_IFTYPE_ADHOC) |
581                 BIT(NL80211_IFTYPE_MESH_POINT);
582
583         hw->extra_tx_headroom = 2;
584         hw->channel_change_time = 5000;
585         sc = hw->priv;
586         sc->hw = hw;
587         sc->pdev = pdev;
588
589         ath5k_debug_init_device(sc);
590
591         /*
592          * Mark the device as detached to avoid processing
593          * interrupts until setup is complete.
594          */
595         __set_bit(ATH_STAT_INVALID, sc->status);
596
597         sc->iobase = mem; /* So we can unmap it on detach */
598         sc->opmode = NL80211_IFTYPE_STATION;
599         sc->bintval = 1000;
600         mutex_init(&sc->lock);
601         spin_lock_init(&sc->rxbuflock);
602         spin_lock_init(&sc->txbuflock);
603         spin_lock_init(&sc->block);
604
605         /* Set private data */
606         pci_set_drvdata(pdev, sc);
607
608         /* Setup interrupt handler */
609         ret = request_irq(pdev->irq, ath5k_intr, IRQF_SHARED, "ath", sc);
610         if (ret) {
611                 ATH5K_ERR(sc, "request_irq failed\n");
612                 goto err_free;
613         }
614
615         /* If we passed the test, malloc an ath5k_hw struct */
616         sc->ah = kzalloc(sizeof(struct ath5k_hw), GFP_KERNEL);
617         if (!sc->ah) {
618                 ret = -ENOMEM;
619                 ATH5K_ERR(sc, "out of memory\n");
620                 goto err_irq;
621         }
622
623         sc->ah->ah_sc = sc;
624         sc->ah->ah_iobase = sc->iobase;
625         common = ath5k_hw_common(sc->ah);
626         common->ops = &ath5k_common_ops;
627         common->ah = sc->ah;
628         common->hw = hw;
629         common->cachelsz = csz << 2; /* convert to bytes */
630
631         /* Initialize device */
632         ret = ath5k_hw_attach(sc);
633         if (ret) {
634                 goto err_free_ah;
635         }
636
637         /* set up multi-rate retry capabilities */
638         if (sc->ah->ah_version == AR5K_AR5212) {
639                 hw->max_rates = 4;
640                 hw->max_rate_tries = 11;
641         }
642
643         /* Finish private driver data initialization */
644         ret = ath5k_attach(pdev, hw);
645         if (ret)
646                 goto err_ah;
647
648         ATH5K_INFO(sc, "Atheros AR%s chip found (MAC: 0x%x, PHY: 0x%x)\n",
649                         ath5k_chip_name(AR5K_VERSION_MAC, sc->ah->ah_mac_srev),
650                                         sc->ah->ah_mac_srev,
651                                         sc->ah->ah_phy_revision);
652
653         if (!sc->ah->ah_single_chip) {
654                 /* Single chip radio (!RF5111) */
655                 if (sc->ah->ah_radio_5ghz_revision &&
656                         !sc->ah->ah_radio_2ghz_revision) {
657                         /* No 5GHz support -> report 2GHz radio */
658                         if (!test_bit(AR5K_MODE_11A,
659                                 sc->ah->ah_capabilities.cap_mode)) {
660                                 ATH5K_INFO(sc, "RF%s 2GHz radio found (0x%x)\n",
661                                         ath5k_chip_name(AR5K_VERSION_RAD,
662                                                 sc->ah->ah_radio_5ghz_revision),
663                                                 sc->ah->ah_radio_5ghz_revision);
664                         /* No 2GHz support (5110 and some
665                          * 5Ghz only cards) -> report 5Ghz radio */
666                         } else if (!test_bit(AR5K_MODE_11B,
667                                 sc->ah->ah_capabilities.cap_mode)) {
668                                 ATH5K_INFO(sc, "RF%s 5GHz radio found (0x%x)\n",
669                                         ath5k_chip_name(AR5K_VERSION_RAD,
670                                                 sc->ah->ah_radio_5ghz_revision),
671                                                 sc->ah->ah_radio_5ghz_revision);
672                         /* Multiband radio */
673                         } else {
674                                 ATH5K_INFO(sc, "RF%s multiband radio found"
675                                         " (0x%x)\n",
676                                         ath5k_chip_name(AR5K_VERSION_RAD,
677                                                 sc->ah->ah_radio_5ghz_revision),
678                                                 sc->ah->ah_radio_5ghz_revision);
679                         }
680                 }
681                 /* Multi chip radio (RF5111 - RF2111) ->
682                  * report both 2GHz/5GHz radios */
683                 else if (sc->ah->ah_radio_5ghz_revision &&
684                                 sc->ah->ah_radio_2ghz_revision){
685                         ATH5K_INFO(sc, "RF%s 5GHz radio found (0x%x)\n",
686                                 ath5k_chip_name(AR5K_VERSION_RAD,
687                                         sc->ah->ah_radio_5ghz_revision),
688                                         sc->ah->ah_radio_5ghz_revision);
689                         ATH5K_INFO(sc, "RF%s 2GHz radio found (0x%x)\n",
690                                 ath5k_chip_name(AR5K_VERSION_RAD,
691                                         sc->ah->ah_radio_2ghz_revision),
692                                         sc->ah->ah_radio_2ghz_revision);
693                 }
694         }
695
696
697         /* ready to process interrupts */
698         __clear_bit(ATH_STAT_INVALID, sc->status);
699
700         return 0;
701 err_ah:
702         ath5k_hw_detach(sc->ah);
703 err_free_ah:
704         kfree(sc->ah);
705 err_irq:
706         free_irq(pdev->irq, sc);
707 err_free:
708         ieee80211_free_hw(hw);
709 err_map:
710         pci_iounmap(pdev, mem);
711 err_reg:
712         pci_release_region(pdev, 0);
713 err_dis:
714         pci_disable_device(pdev);
715 err:
716         return ret;
717 }
718
719 static void __devexit
720 ath5k_pci_remove(struct pci_dev *pdev)
721 {
722         struct ath5k_softc *sc = pci_get_drvdata(pdev);
723
724         ath5k_debug_finish_device(sc);
725         ath5k_detach(pdev, sc->hw);
726         ath5k_hw_detach(sc->ah);
727         kfree(sc->ah);
728         free_irq(pdev->irq, sc);
729         pci_iounmap(pdev, sc->iobase);
730         pci_release_region(pdev, 0);
731         pci_disable_device(pdev);
732         ieee80211_free_hw(sc->hw);
733 }
734
735 #ifdef CONFIG_PM_SLEEP
736 static int ath5k_pci_suspend(struct device *dev)
737 {
738         struct ath5k_softc *sc = pci_get_drvdata(to_pci_dev(dev));
739
740         ath5k_led_off(sc);
741         return 0;
742 }
743
744 static int ath5k_pci_resume(struct device *dev)
745 {
746         struct pci_dev *pdev = to_pci_dev(dev);
747         struct ath5k_softc *sc = pci_get_drvdata(pdev);
748
749         /*
750          * Suspend/Resume resets the PCI configuration space, so we have to
751          * re-disable the RETRY_TIMEOUT register (0x41) to keep
752          * PCI Tx retries from interfering with C3 CPU state
753          */
754         pci_write_config_byte(pdev, 0x41, 0);
755
756         ath5k_led_enable(sc);
757         return 0;
758 }
759 #endif /* CONFIG_PM_SLEEP */
760
761
762 /***********************\
763 * Driver Initialization *
764 \***********************/
765
766 static int ath5k_reg_notifier(struct wiphy *wiphy, struct regulatory_request *request)
767 {
768         struct ieee80211_hw *hw = wiphy_to_ieee80211_hw(wiphy);
769         struct ath5k_softc *sc = hw->priv;
770         struct ath_regulatory *regulatory = ath5k_hw_regulatory(sc->ah);
771
772         return ath_reg_notifier_apply(wiphy, request, regulatory);
773 }
774
775 static int
776 ath5k_attach(struct pci_dev *pdev, struct ieee80211_hw *hw)
777 {
778         struct ath5k_softc *sc = hw->priv;
779         struct ath5k_hw *ah = sc->ah;
780         struct ath_regulatory *regulatory = ath5k_hw_regulatory(ah);
781         u8 mac[ETH_ALEN] = {};
782         int ret;
783
784         ATH5K_DBG(sc, ATH5K_DEBUG_ANY, "devid 0x%x\n", pdev->device);
785
786         /*
787          * Check if the MAC has multi-rate retry support.
788          * We do this by trying to setup a fake extended
789          * descriptor.  MACs that don't have support will
790          * return false w/o doing anything.  MACs that do
791          * support it will return true w/o doing anything.
792          */
793         ret = ath5k_hw_setup_mrr_tx_desc(ah, NULL, 0, 0, 0, 0, 0, 0);
794
795         if (ret < 0)
796                 goto err;
797         if (ret > 0)
798                 __set_bit(ATH_STAT_MRRETRY, sc->status);
799
800         /*
801          * Collect the channel list.  The 802.11 layer
802          * is resposible for filtering this list based
803          * on settings like the phy mode and regulatory
804          * domain restrictions.
805          */
806         ret = ath5k_setup_bands(hw);
807         if (ret) {
808                 ATH5K_ERR(sc, "can't get channels\n");
809                 goto err;
810         }
811
812         /* NB: setup here so ath5k_rate_update is happy */
813         if (test_bit(AR5K_MODE_11A, ah->ah_modes))
814                 ath5k_setcurmode(sc, AR5K_MODE_11A);
815         else
816                 ath5k_setcurmode(sc, AR5K_MODE_11B);
817
818         /*
819          * Allocate tx+rx descriptors and populate the lists.
820          */
821         ret = ath5k_desc_alloc(sc, pdev);
822         if (ret) {
823                 ATH5K_ERR(sc, "can't allocate descriptors\n");
824                 goto err;
825         }
826
827         /*
828          * Allocate hardware transmit queues: one queue for
829          * beacon frames and one data queue for each QoS
830          * priority.  Note that hw functions handle resetting
831          * these queues at the needed time.
832          */
833         ret = ath5k_beaconq_setup(ah);
834         if (ret < 0) {
835                 ATH5K_ERR(sc, "can't setup a beacon xmit queue\n");
836                 goto err_desc;
837         }
838         sc->bhalq = ret;
839         sc->cabq = ath5k_txq_setup(sc, AR5K_TX_QUEUE_CAB, 0);
840         if (IS_ERR(sc->cabq)) {
841                 ATH5K_ERR(sc, "can't setup cab queue\n");
842                 ret = PTR_ERR(sc->cabq);
843                 goto err_bhal;
844         }
845
846         sc->txq = ath5k_txq_setup(sc, AR5K_TX_QUEUE_DATA, AR5K_WME_AC_BK);
847         if (IS_ERR(sc->txq)) {
848                 ATH5K_ERR(sc, "can't setup xmit queue\n");
849                 ret = PTR_ERR(sc->txq);
850                 goto err_queues;
851         }
852
853         tasklet_init(&sc->rxtq, ath5k_tasklet_rx, (unsigned long)sc);
854         tasklet_init(&sc->txtq, ath5k_tasklet_tx, (unsigned long)sc);
855         tasklet_init(&sc->calib, ath5k_tasklet_calibrate, (unsigned long)sc);
856         tasklet_init(&sc->beacontq, ath5k_tasklet_beacon, (unsigned long)sc);
857         tasklet_init(&sc->ani_tasklet, ath5k_tasklet_ani, (unsigned long)sc);
858
859         INIT_WORK(&sc->reset_work, ath5k_reset_work);
860
861         ret = ath5k_eeprom_read_mac(ah, mac);
862         if (ret) {
863                 ATH5K_ERR(sc, "unable to read address from EEPROM: 0x%04x\n",
864                         sc->pdev->device);
865                 goto err_queues;
866         }
867
868         SET_IEEE80211_PERM_ADDR(hw, mac);
869         /* All MAC address bits matter for ACKs */
870         memcpy(sc->bssidmask, ath_bcast_mac, ETH_ALEN);
871         ath5k_hw_set_bssid_mask(sc->ah, sc->bssidmask);
872
873         regulatory->current_rd = ah->ah_capabilities.cap_eeprom.ee_regdomain;
874         ret = ath_regd_init(regulatory, hw->wiphy, ath5k_reg_notifier);
875         if (ret) {
876                 ATH5K_ERR(sc, "can't initialize regulatory system\n");
877                 goto err_queues;
878         }
879
880         ret = ieee80211_register_hw(hw);
881         if (ret) {
882                 ATH5K_ERR(sc, "can't register ieee80211 hw\n");
883                 goto err_queues;
884         }
885
886         if (!ath_is_world_regd(regulatory))
887                 regulatory_hint(hw->wiphy, regulatory->alpha2);
888
889         ath5k_init_leds(sc);
890
891         ath5k_sysfs_register(sc);
892
893         return 0;
894 err_queues:
895         ath5k_txq_release(sc);
896 err_bhal:
897         ath5k_hw_release_tx_queue(ah, sc->bhalq);
898 err_desc:
899         ath5k_desc_free(sc, pdev);
900 err:
901         return ret;
902 }
903
904 static void
905 ath5k_detach(struct pci_dev *pdev, struct ieee80211_hw *hw)
906 {
907         struct ath5k_softc *sc = hw->priv;
908
909         /*
910          * NB: the order of these is important:
911          * o call the 802.11 layer before detaching ath5k_hw to
912          *   ensure callbacks into the driver to delete global
913          *   key cache entries can be handled
914          * o reclaim the tx queue data structures after calling
915          *   the 802.11 layer as we'll get called back to reclaim
916          *   node state and potentially want to use them
917          * o to cleanup the tx queues the hal is called, so detach
918          *   it last
919          * XXX: ??? detach ath5k_hw ???
920          * Other than that, it's straightforward...
921          */
922         ieee80211_unregister_hw(hw);
923         ath5k_desc_free(sc, pdev);
924         ath5k_txq_release(sc);
925         ath5k_hw_release_tx_queue(sc->ah, sc->bhalq);
926         ath5k_unregister_leds(sc);
927
928         ath5k_sysfs_unregister(sc);
929         /*
930          * NB: can't reclaim these until after ieee80211_ifdetach
931          * returns because we'll get called back to reclaim node
932          * state and potentially want to use them.
933          */
934 }
935
936
937
938
939 /********************\
940 * Channel/mode setup *
941 \********************/
942
943 /*
944  * Convert IEEE channel number to MHz frequency.
945  */
946 static inline short
947 ath5k_ieee2mhz(short chan)
948 {
949         if (chan <= 14 || chan >= 27)
950                 return ieee80211chan2mhz(chan);
951         else
952                 return 2212 + chan * 20;
953 }
954
955 /*
956  * Returns true for the channel numbers used without all_channels modparam.
957  */
958 static bool ath5k_is_standard_channel(short chan)
959 {
960         return ((chan <= 14) ||
961                 /* UNII 1,2 */
962                 ((chan & 3) == 0 && chan >= 36 && chan <= 64) ||
963                 /* midband */
964                 ((chan & 3) == 0 && chan >= 100 && chan <= 140) ||
965                 /* UNII-3 */
966                 ((chan & 3) == 1 && chan >= 149 && chan <= 165));
967 }
968
969 static unsigned int
970 ath5k_copy_channels(struct ath5k_hw *ah,
971                 struct ieee80211_channel *channels,
972                 unsigned int mode,
973                 unsigned int max)
974 {
975         unsigned int i, count, size, chfreq, freq, ch;
976
977         if (!test_bit(mode, ah->ah_modes))
978                 return 0;
979
980         switch (mode) {
981         case AR5K_MODE_11A:
982         case AR5K_MODE_11A_TURBO:
983                 /* 1..220, but 2GHz frequencies are filtered by check_channel */
984                 size = 220 ;
985                 chfreq = CHANNEL_5GHZ;
986                 break;
987         case AR5K_MODE_11B:
988         case AR5K_MODE_11G:
989         case AR5K_MODE_11G_TURBO:
990                 size = 26;
991                 chfreq = CHANNEL_2GHZ;
992                 break;
993         default:
994                 ATH5K_WARN(ah->ah_sc, "bad mode, not copying channels\n");
995                 return 0;
996         }
997
998         for (i = 0, count = 0; i < size && max > 0; i++) {
999                 ch = i + 1 ;
1000                 freq = ath5k_ieee2mhz(ch);
1001
1002                 /* Check if channel is supported by the chipset */
1003                 if (!ath5k_channel_ok(ah, freq, chfreq))
1004                         continue;
1005
1006                 if (!modparam_all_channels && !ath5k_is_standard_channel(ch))
1007                         continue;
1008
1009                 /* Write channel info and increment counter */
1010                 channels[count].center_freq = freq;
1011                 channels[count].band = (chfreq == CHANNEL_2GHZ) ?
1012                         IEEE80211_BAND_2GHZ : IEEE80211_BAND_5GHZ;
1013                 switch (mode) {
1014                 case AR5K_MODE_11A:
1015                 case AR5K_MODE_11G:
1016                         channels[count].hw_value = chfreq | CHANNEL_OFDM;
1017                         break;
1018                 case AR5K_MODE_11A_TURBO:
1019                 case AR5K_MODE_11G_TURBO:
1020                         channels[count].hw_value = chfreq |
1021                                 CHANNEL_OFDM | CHANNEL_TURBO;
1022                         break;
1023                 case AR5K_MODE_11B:
1024                         channels[count].hw_value = CHANNEL_B;
1025                 }
1026
1027                 count++;
1028                 max--;
1029         }
1030
1031         return count;
1032 }
1033
1034 static void
1035 ath5k_setup_rate_idx(struct ath5k_softc *sc, struct ieee80211_supported_band *b)
1036 {
1037         u8 i;
1038
1039         for (i = 0; i < AR5K_MAX_RATES; i++)
1040                 sc->rate_idx[b->band][i] = -1;
1041
1042         for (i = 0; i < b->n_bitrates; i++) {
1043                 sc->rate_idx[b->band][b->bitrates[i].hw_value] = i;
1044                 if (b->bitrates[i].hw_value_short)
1045                         sc->rate_idx[b->band][b->bitrates[i].hw_value_short] = i;
1046         }
1047 }
1048
1049 static int
1050 ath5k_setup_bands(struct ieee80211_hw *hw)
1051 {
1052         struct ath5k_softc *sc = hw->priv;
1053         struct ath5k_hw *ah = sc->ah;
1054         struct ieee80211_supported_band *sband;
1055         int max_c, count_c = 0;
1056         int i;
1057
1058         BUILD_BUG_ON(ARRAY_SIZE(sc->sbands) < IEEE80211_NUM_BANDS);
1059         max_c = ARRAY_SIZE(sc->channels);
1060
1061         /* 2GHz band */
1062         sband = &sc->sbands[IEEE80211_BAND_2GHZ];
1063         sband->band = IEEE80211_BAND_2GHZ;
1064         sband->bitrates = &sc->rates[IEEE80211_BAND_2GHZ][0];
1065
1066         if (test_bit(AR5K_MODE_11G, sc->ah->ah_capabilities.cap_mode)) {
1067                 /* G mode */
1068                 memcpy(sband->bitrates, &ath5k_rates[0],
1069                        sizeof(struct ieee80211_rate) * 12);
1070                 sband->n_bitrates = 12;
1071
1072                 sband->channels = sc->channels;
1073                 sband->n_channels = ath5k_copy_channels(ah, sband->channels,
1074                                         AR5K_MODE_11G, max_c);
1075
1076                 hw->wiphy->bands[IEEE80211_BAND_2GHZ] = sband;
1077                 count_c = sband->n_channels;
1078                 max_c -= count_c;
1079         } else if (test_bit(AR5K_MODE_11B, sc->ah->ah_capabilities.cap_mode)) {
1080                 /* B mode */
1081                 memcpy(sband->bitrates, &ath5k_rates[0],
1082                        sizeof(struct ieee80211_rate) * 4);
1083                 sband->n_bitrates = 4;
1084
1085                 /* 5211 only supports B rates and uses 4bit rate codes
1086                  * (e.g normally we have 0x1B for 1M, but on 5211 we have 0x0B)
1087                  * fix them up here:
1088                  */
1089                 if (ah->ah_version == AR5K_AR5211) {
1090                         for (i = 0; i < 4; i++) {
1091                                 sband->bitrates[i].hw_value =
1092                                         sband->bitrates[i].hw_value & 0xF;
1093                                 sband->bitrates[i].hw_value_short =
1094                                         sband->bitrates[i].hw_value_short & 0xF;
1095                         }
1096                 }
1097
1098                 sband->channels = sc->channels;
1099                 sband->n_channels = ath5k_copy_channels(ah, sband->channels,
1100                                         AR5K_MODE_11B, max_c);
1101
1102                 hw->wiphy->bands[IEEE80211_BAND_2GHZ] = sband;
1103                 count_c = sband->n_channels;
1104                 max_c -= count_c;
1105         }
1106         ath5k_setup_rate_idx(sc, sband);
1107
1108         /* 5GHz band, A mode */
1109         if (test_bit(AR5K_MODE_11A, sc->ah->ah_capabilities.cap_mode)) {
1110                 sband = &sc->sbands[IEEE80211_BAND_5GHZ];
1111                 sband->band = IEEE80211_BAND_5GHZ;
1112                 sband->bitrates = &sc->rates[IEEE80211_BAND_5GHZ][0];
1113
1114                 memcpy(sband->bitrates, &ath5k_rates[4],
1115                        sizeof(struct ieee80211_rate) * 8);
1116                 sband->n_bitrates = 8;
1117
1118                 sband->channels = &sc->channels[count_c];
1119                 sband->n_channels = ath5k_copy_channels(ah, sband->channels,
1120                                         AR5K_MODE_11A, max_c);
1121
1122                 hw->wiphy->bands[IEEE80211_BAND_5GHZ] = sband;
1123         }
1124         ath5k_setup_rate_idx(sc, sband);
1125
1126         ath5k_debug_dump_bands(sc);
1127
1128         return 0;
1129 }
1130
1131 /*
1132  * Set/change channels. We always reset the chip.
1133  * To accomplish this we must first cleanup any pending DMA,
1134  * then restart stuff after a la  ath5k_init.
1135  *
1136  * Called with sc->lock.
1137  */
1138 static int
1139 ath5k_chan_set(struct ath5k_softc *sc, struct ieee80211_channel *chan)
1140 {
1141         ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
1142                   "channel set, resetting (%u -> %u MHz)\n",
1143                   sc->curchan->center_freq, chan->center_freq);
1144
1145         /*
1146          * To switch channels clear any pending DMA operations;
1147          * wait long enough for the RX fifo to drain, reset the
1148          * hardware at the new frequency, and then re-enable
1149          * the relevant bits of the h/w.
1150          */
1151         return ath5k_reset(sc, chan);
1152 }
1153
1154 static void
1155 ath5k_setcurmode(struct ath5k_softc *sc, unsigned int mode)
1156 {
1157         sc->curmode = mode;
1158
1159         if (mode == AR5K_MODE_11A) {
1160                 sc->curband = &sc->sbands[IEEE80211_BAND_5GHZ];
1161         } else {
1162                 sc->curband = &sc->sbands[IEEE80211_BAND_2GHZ];
1163         }
1164 }
1165
1166 static void
1167 ath5k_mode_setup(struct ath5k_softc *sc)
1168 {
1169         struct ath5k_hw *ah = sc->ah;
1170         u32 rfilt;
1171
1172         /* configure rx filter */
1173         rfilt = sc->filter_flags;
1174         ath5k_hw_set_rx_filter(ah, rfilt);
1175
1176         if (ath5k_hw_hasbssidmask(ah))
1177                 ath5k_hw_set_bssid_mask(ah, sc->bssidmask);
1178
1179         /* configure operational mode */
1180         ath5k_hw_set_opmode(ah, sc->opmode);
1181
1182         ATH5K_DBG(sc, ATH5K_DEBUG_MODE, "mode setup opmode %d\n", sc->opmode);
1183         ATH5K_DBG(sc, ATH5K_DEBUG_MODE, "RX filter 0x%x\n", rfilt);
1184 }
1185
1186 static inline int
1187 ath5k_hw_to_driver_rix(struct ath5k_softc *sc, int hw_rix)
1188 {
1189         int rix;
1190
1191         /* return base rate on errors */
1192         if (WARN(hw_rix < 0 || hw_rix >= AR5K_MAX_RATES,
1193                         "hw_rix out of bounds: %x\n", hw_rix))
1194                 return 0;
1195
1196         rix = sc->rate_idx[sc->curband->band][hw_rix];
1197         if (WARN(rix < 0, "invalid hw_rix: %x\n", hw_rix))
1198                 rix = 0;
1199
1200         return rix;
1201 }
1202
1203 /***************\
1204 * Buffers setup *
1205 \***************/
1206
1207 static
1208 struct sk_buff *ath5k_rx_skb_alloc(struct ath5k_softc *sc, dma_addr_t *skb_addr)
1209 {
1210         struct ath_common *common = ath5k_hw_common(sc->ah);
1211         struct sk_buff *skb;
1212
1213         /*
1214          * Allocate buffer with headroom_needed space for the
1215          * fake physical layer header at the start.
1216          */
1217         skb = ath_rxbuf_alloc(common,
1218                               common->rx_bufsize,
1219                               GFP_ATOMIC);
1220
1221         if (!skb) {
1222                 ATH5K_ERR(sc, "can't alloc skbuff of size %u\n",
1223                                 common->rx_bufsize);
1224                 return NULL;
1225         }
1226
1227         *skb_addr = pci_map_single(sc->pdev,
1228                                    skb->data, common->rx_bufsize,
1229                                    PCI_DMA_FROMDEVICE);
1230         if (unlikely(pci_dma_mapping_error(sc->pdev, *skb_addr))) {
1231                 ATH5K_ERR(sc, "%s: DMA mapping failed\n", __func__);
1232                 dev_kfree_skb(skb);
1233                 return NULL;
1234         }
1235         return skb;
1236 }
1237
1238 static int
1239 ath5k_rxbuf_setup(struct ath5k_softc *sc, struct ath5k_buf *bf)
1240 {
1241         struct ath5k_hw *ah = sc->ah;
1242         struct sk_buff *skb = bf->skb;
1243         struct ath5k_desc *ds;
1244         int ret;
1245
1246         if (!skb) {
1247                 skb = ath5k_rx_skb_alloc(sc, &bf->skbaddr);
1248                 if (!skb)
1249                         return -ENOMEM;
1250                 bf->skb = skb;
1251         }
1252
1253         /*
1254          * Setup descriptors.  For receive we always terminate
1255          * the descriptor list with a self-linked entry so we'll
1256          * not get overrun under high load (as can happen with a
1257          * 5212 when ANI processing enables PHY error frames).
1258          *
1259          * To ensure the last descriptor is self-linked we create
1260          * each descriptor as self-linked and add it to the end.  As
1261          * each additional descriptor is added the previous self-linked
1262          * entry is "fixed" naturally.  This should be safe even
1263          * if DMA is happening.  When processing RX interrupts we
1264          * never remove/process the last, self-linked, entry on the
1265          * descriptor list.  This ensures the hardware always has
1266          * someplace to write a new frame.
1267          */
1268         ds = bf->desc;
1269         ds->ds_link = bf->daddr;        /* link to self */
1270         ds->ds_data = bf->skbaddr;
1271         ret = ath5k_hw_setup_rx_desc(ah, ds, ah->common.rx_bufsize, 0);
1272         if (ret) {
1273                 ATH5K_ERR(sc, "%s: could not setup RX desc\n", __func__);
1274                 return ret;
1275         }
1276
1277         if (sc->rxlink != NULL)
1278                 *sc->rxlink = bf->daddr;
1279         sc->rxlink = &ds->ds_link;
1280         return 0;
1281 }
1282
1283 static enum ath5k_pkt_type get_hw_packet_type(struct sk_buff *skb)
1284 {
1285         struct ieee80211_hdr *hdr;
1286         enum ath5k_pkt_type htype;
1287         __le16 fc;
1288
1289         hdr = (struct ieee80211_hdr *)skb->data;
1290         fc = hdr->frame_control;
1291
1292         if (ieee80211_is_beacon(fc))
1293                 htype = AR5K_PKT_TYPE_BEACON;
1294         else if (ieee80211_is_probe_resp(fc))
1295                 htype = AR5K_PKT_TYPE_PROBE_RESP;
1296         else if (ieee80211_is_atim(fc))
1297                 htype = AR5K_PKT_TYPE_ATIM;
1298         else if (ieee80211_is_pspoll(fc))
1299                 htype = AR5K_PKT_TYPE_PSPOLL;
1300         else
1301                 htype = AR5K_PKT_TYPE_NORMAL;
1302
1303         return htype;
1304 }
1305
1306 static int
1307 ath5k_txbuf_setup(struct ath5k_softc *sc, struct ath5k_buf *bf,
1308                   struct ath5k_txq *txq, int padsize)
1309 {
1310         struct ath5k_hw *ah = sc->ah;
1311         struct ath5k_desc *ds = bf->desc;
1312         struct sk_buff *skb = bf->skb;
1313         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
1314         unsigned int pktlen, flags, keyidx = AR5K_TXKEYIX_INVALID;
1315         struct ieee80211_rate *rate;
1316         unsigned int mrr_rate[3], mrr_tries[3];
1317         int i, ret;
1318         u16 hw_rate;
1319         u16 cts_rate = 0;
1320         u16 duration = 0;
1321         u8 rc_flags;
1322
1323         flags = AR5K_TXDESC_INTREQ | AR5K_TXDESC_CLRDMASK;
1324
1325         /* XXX endianness */
1326         bf->skbaddr = pci_map_single(sc->pdev, skb->data, skb->len,
1327                         PCI_DMA_TODEVICE);
1328
1329         rate = ieee80211_get_tx_rate(sc->hw, info);
1330
1331         if (info->flags & IEEE80211_TX_CTL_NO_ACK)
1332                 flags |= AR5K_TXDESC_NOACK;
1333
1334         rc_flags = info->control.rates[0].flags;
1335         hw_rate = (rc_flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE) ?
1336                 rate->hw_value_short : rate->hw_value;
1337
1338         pktlen = skb->len;
1339
1340         /* FIXME: If we are in g mode and rate is a CCK rate
1341          * subtract ah->ah_txpower.txp_cck_ofdm_pwr_delta
1342          * from tx power (value is in dB units already) */
1343         if (info->control.hw_key) {
1344                 keyidx = info->control.hw_key->hw_key_idx;
1345                 pktlen += info->control.hw_key->icv_len;
1346         }
1347         if (rc_flags & IEEE80211_TX_RC_USE_RTS_CTS) {
1348                 flags |= AR5K_TXDESC_RTSENA;
1349                 cts_rate = ieee80211_get_rts_cts_rate(sc->hw, info)->hw_value;
1350                 duration = le16_to_cpu(ieee80211_rts_duration(sc->hw,
1351                         sc->vif, pktlen, info));
1352         }
1353         if (rc_flags & IEEE80211_TX_RC_USE_CTS_PROTECT) {
1354                 flags |= AR5K_TXDESC_CTSENA;
1355                 cts_rate = ieee80211_get_rts_cts_rate(sc->hw, info)->hw_value;
1356                 duration = le16_to_cpu(ieee80211_ctstoself_duration(sc->hw,
1357                         sc->vif, pktlen, info));
1358         }
1359         ret = ah->ah_setup_tx_desc(ah, ds, pktlen,
1360                 ieee80211_get_hdrlen_from_skb(skb), padsize,
1361                 get_hw_packet_type(skb),
1362                 (sc->power_level * 2),
1363                 hw_rate,
1364                 info->control.rates[0].count, keyidx, ah->ah_tx_ant, flags,
1365                 cts_rate, duration);
1366         if (ret)
1367                 goto err_unmap;
1368
1369         memset(mrr_rate, 0, sizeof(mrr_rate));
1370         memset(mrr_tries, 0, sizeof(mrr_tries));
1371         for (i = 0; i < 3; i++) {
1372                 rate = ieee80211_get_alt_retry_rate(sc->hw, info, i);
1373                 if (!rate)
1374                         break;
1375
1376                 mrr_rate[i] = rate->hw_value;
1377                 mrr_tries[i] = info->control.rates[i + 1].count;
1378         }
1379
1380         ath5k_hw_setup_mrr_tx_desc(ah, ds,
1381                 mrr_rate[0], mrr_tries[0],
1382                 mrr_rate[1], mrr_tries[1],
1383                 mrr_rate[2], mrr_tries[2]);
1384
1385         ds->ds_link = 0;
1386         ds->ds_data = bf->skbaddr;
1387
1388         spin_lock_bh(&txq->lock);
1389         list_add_tail(&bf->list, &txq->q);
1390         if (txq->link == NULL) /* is this first packet? */
1391                 ath5k_hw_set_txdp(ah, txq->qnum, bf->daddr);
1392         else /* no, so only link it */
1393                 *txq->link = bf->daddr;
1394
1395         txq->link = &ds->ds_link;
1396         ath5k_hw_start_tx_dma(ah, txq->qnum);
1397         mmiowb();
1398         spin_unlock_bh(&txq->lock);
1399
1400         return 0;
1401 err_unmap:
1402         pci_unmap_single(sc->pdev, bf->skbaddr, skb->len, PCI_DMA_TODEVICE);
1403         return ret;
1404 }
1405
1406 /*******************\
1407 * Descriptors setup *
1408 \*******************/
1409
1410 static int
1411 ath5k_desc_alloc(struct ath5k_softc *sc, struct pci_dev *pdev)
1412 {
1413         struct ath5k_desc *ds;
1414         struct ath5k_buf *bf;
1415         dma_addr_t da;
1416         unsigned int i;
1417         int ret;
1418
1419         /* allocate descriptors */
1420         sc->desc_len = sizeof(struct ath5k_desc) *
1421                         (ATH_TXBUF + ATH_RXBUF + ATH_BCBUF + 1);
1422         sc->desc = pci_alloc_consistent(pdev, sc->desc_len, &sc->desc_daddr);
1423         if (sc->desc == NULL) {
1424                 ATH5K_ERR(sc, "can't allocate descriptors\n");
1425                 ret = -ENOMEM;
1426                 goto err;
1427         }
1428         ds = sc->desc;
1429         da = sc->desc_daddr;
1430         ATH5K_DBG(sc, ATH5K_DEBUG_ANY, "DMA map: %p (%zu) -> %llx\n",
1431                 ds, sc->desc_len, (unsigned long long)sc->desc_daddr);
1432
1433         bf = kcalloc(1 + ATH_TXBUF + ATH_RXBUF + ATH_BCBUF,
1434                         sizeof(struct ath5k_buf), GFP_KERNEL);
1435         if (bf == NULL) {
1436                 ATH5K_ERR(sc, "can't allocate bufptr\n");
1437                 ret = -ENOMEM;
1438                 goto err_free;
1439         }
1440         sc->bufptr = bf;
1441
1442         INIT_LIST_HEAD(&sc->rxbuf);
1443         for (i = 0; i < ATH_RXBUF; i++, bf++, ds++, da += sizeof(*ds)) {
1444                 bf->desc = ds;
1445                 bf->daddr = da;
1446                 list_add_tail(&bf->list, &sc->rxbuf);
1447         }
1448
1449         INIT_LIST_HEAD(&sc->txbuf);
1450         sc->txbuf_len = ATH_TXBUF;
1451         for (i = 0; i < ATH_TXBUF; i++, bf++, ds++,
1452                         da += sizeof(*ds)) {
1453                 bf->desc = ds;
1454                 bf->daddr = da;
1455                 list_add_tail(&bf->list, &sc->txbuf);
1456         }
1457
1458         /* beacon buffer */
1459         bf->desc = ds;
1460         bf->daddr = da;
1461         sc->bbuf = bf;
1462
1463         return 0;
1464 err_free:
1465         pci_free_consistent(pdev, sc->desc_len, sc->desc, sc->desc_daddr);
1466 err:
1467         sc->desc = NULL;
1468         return ret;
1469 }
1470
1471 static void
1472 ath5k_desc_free(struct ath5k_softc *sc, struct pci_dev *pdev)
1473 {
1474         struct ath5k_buf *bf;
1475
1476         ath5k_txbuf_free_skb(sc, sc->bbuf);
1477         list_for_each_entry(bf, &sc->txbuf, list)
1478                 ath5k_txbuf_free_skb(sc, bf);
1479         list_for_each_entry(bf, &sc->rxbuf, list)
1480                 ath5k_rxbuf_free_skb(sc, bf);
1481
1482         /* Free memory associated with all descriptors */
1483         pci_free_consistent(pdev, sc->desc_len, sc->desc, sc->desc_daddr);
1484         sc->desc = NULL;
1485         sc->desc_daddr = 0;
1486
1487         kfree(sc->bufptr);
1488         sc->bufptr = NULL;
1489         sc->bbuf = NULL;
1490 }
1491
1492
1493
1494
1495
1496 /**************\
1497 * Queues setup *
1498 \**************/
1499
1500 static struct ath5k_txq *
1501 ath5k_txq_setup(struct ath5k_softc *sc,
1502                 int qtype, int subtype)
1503 {
1504         struct ath5k_hw *ah = sc->ah;
1505         struct ath5k_txq *txq;
1506         struct ath5k_txq_info qi = {
1507                 .tqi_subtype = subtype,
1508                 .tqi_aifs = AR5K_TXQ_USEDEFAULT,
1509                 .tqi_cw_min = AR5K_TXQ_USEDEFAULT,
1510                 .tqi_cw_max = AR5K_TXQ_USEDEFAULT
1511         };
1512         int qnum;
1513
1514         /*
1515          * Enable interrupts only for EOL and DESC conditions.
1516          * We mark tx descriptors to receive a DESC interrupt
1517          * when a tx queue gets deep; otherwise we wait for the
1518          * EOL to reap descriptors.  Note that this is done to
1519          * reduce interrupt load and this only defers reaping
1520          * descriptors, never transmitting frames.  Aside from
1521          * reducing interrupts this also permits more concurrency.
1522          * The only potential downside is if the tx queue backs
1523          * up in which case the top half of the kernel may backup
1524          * due to a lack of tx descriptors.
1525          */
1526         qi.tqi_flags = AR5K_TXQ_FLAG_TXEOLINT_ENABLE |
1527                                 AR5K_TXQ_FLAG_TXDESCINT_ENABLE;
1528         qnum = ath5k_hw_setup_tx_queue(ah, qtype, &qi);
1529         if (qnum < 0) {
1530                 /*
1531                  * NB: don't print a message, this happens
1532                  * normally on parts with too few tx queues
1533                  */
1534                 return ERR_PTR(qnum);
1535         }
1536         if (qnum >= ARRAY_SIZE(sc->txqs)) {
1537                 ATH5K_ERR(sc, "hw qnum %u out of range, max %tu!\n",
1538                         qnum, ARRAY_SIZE(sc->txqs));
1539                 ath5k_hw_release_tx_queue(ah, qnum);
1540                 return ERR_PTR(-EINVAL);
1541         }
1542         txq = &sc->txqs[qnum];
1543         if (!txq->setup) {
1544                 txq->qnum = qnum;
1545                 txq->link = NULL;
1546                 INIT_LIST_HEAD(&txq->q);
1547                 spin_lock_init(&txq->lock);
1548                 txq->setup = true;
1549         }
1550         return &sc->txqs[qnum];
1551 }
1552
1553 static int
1554 ath5k_beaconq_setup(struct ath5k_hw *ah)
1555 {
1556         struct ath5k_txq_info qi = {
1557                 .tqi_aifs = AR5K_TXQ_USEDEFAULT,
1558                 .tqi_cw_min = AR5K_TXQ_USEDEFAULT,
1559                 .tqi_cw_max = AR5K_TXQ_USEDEFAULT,
1560                 /* NB: for dynamic turbo, don't enable any other interrupts */
1561                 .tqi_flags = AR5K_TXQ_FLAG_TXDESCINT_ENABLE
1562         };
1563
1564         return ath5k_hw_setup_tx_queue(ah, AR5K_TX_QUEUE_BEACON, &qi);
1565 }
1566
1567 static int
1568 ath5k_beaconq_config(struct ath5k_softc *sc)
1569 {
1570         struct ath5k_hw *ah = sc->ah;
1571         struct ath5k_txq_info qi;
1572         int ret;
1573
1574         ret = ath5k_hw_get_tx_queueprops(ah, sc->bhalq, &qi);
1575         if (ret)
1576                 goto err;
1577
1578         if (sc->opmode == NL80211_IFTYPE_AP ||
1579                 sc->opmode == NL80211_IFTYPE_MESH_POINT) {
1580                 /*
1581                  * Always burst out beacon and CAB traffic
1582                  * (aifs = cwmin = cwmax = 0)
1583                  */
1584                 qi.tqi_aifs = 0;
1585                 qi.tqi_cw_min = 0;
1586                 qi.tqi_cw_max = 0;
1587         } else if (sc->opmode == NL80211_IFTYPE_ADHOC) {
1588                 /*
1589                  * Adhoc mode; backoff between 0 and (2 * cw_min).
1590                  */
1591                 qi.tqi_aifs = 0;
1592                 qi.tqi_cw_min = 0;
1593                 qi.tqi_cw_max = 2 * ah->ah_cw_min;
1594         }
1595
1596         ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
1597                 "beacon queueprops tqi_aifs:%d tqi_cw_min:%d tqi_cw_max:%d\n",
1598                 qi.tqi_aifs, qi.tqi_cw_min, qi.tqi_cw_max);
1599
1600         ret = ath5k_hw_set_tx_queueprops(ah, sc->bhalq, &qi);
1601         if (ret) {
1602                 ATH5K_ERR(sc, "%s: unable to update parameters for beacon "
1603                         "hardware queue!\n", __func__);
1604                 goto err;
1605         }
1606         ret = ath5k_hw_reset_tx_queue(ah, sc->bhalq); /* push to h/w */
1607         if (ret)
1608                 goto err;
1609
1610         /* reconfigure cabq with ready time to 80% of beacon_interval */
1611         ret = ath5k_hw_get_tx_queueprops(ah, AR5K_TX_QUEUE_ID_CAB, &qi);
1612         if (ret)
1613                 goto err;
1614
1615         qi.tqi_ready_time = (sc->bintval * 80) / 100;
1616         ret = ath5k_hw_set_tx_queueprops(ah, AR5K_TX_QUEUE_ID_CAB, &qi);
1617         if (ret)
1618                 goto err;
1619
1620         ret = ath5k_hw_reset_tx_queue(ah, AR5K_TX_QUEUE_ID_CAB);
1621 err:
1622         return ret;
1623 }
1624
1625 static void
1626 ath5k_txq_drainq(struct ath5k_softc *sc, struct ath5k_txq *txq)
1627 {
1628         struct ath5k_buf *bf, *bf0;
1629
1630         /*
1631          * NB: this assumes output has been stopped and
1632          *     we do not need to block ath5k_tx_tasklet
1633          */
1634         spin_lock_bh(&txq->lock);
1635         list_for_each_entry_safe(bf, bf0, &txq->q, list) {
1636                 ath5k_debug_printtxbuf(sc, bf);
1637
1638                 ath5k_txbuf_free_skb(sc, bf);
1639
1640                 spin_lock_bh(&sc->txbuflock);
1641                 list_move_tail(&bf->list, &sc->txbuf);
1642                 sc->txbuf_len++;
1643                 spin_unlock_bh(&sc->txbuflock);
1644         }
1645         txq->link = NULL;
1646         spin_unlock_bh(&txq->lock);
1647 }
1648
1649 /*
1650  * Drain the transmit queues and reclaim resources.
1651  */
1652 static void
1653 ath5k_txq_cleanup(struct ath5k_softc *sc)
1654 {
1655         struct ath5k_hw *ah = sc->ah;
1656         unsigned int i;
1657
1658         /* XXX return value */
1659         if (likely(!test_bit(ATH_STAT_INVALID, sc->status))) {
1660                 /* don't touch the hardware if marked invalid */
1661                 ath5k_hw_stop_tx_dma(ah, sc->bhalq);
1662                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "beacon queue %x\n",
1663                         ath5k_hw_get_txdp(ah, sc->bhalq));
1664                 for (i = 0; i < ARRAY_SIZE(sc->txqs); i++)
1665                         if (sc->txqs[i].setup) {
1666                                 ath5k_hw_stop_tx_dma(ah, sc->txqs[i].qnum);
1667                                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "txq [%u] %x, "
1668                                         "link %p\n",
1669                                         sc->txqs[i].qnum,
1670                                         ath5k_hw_get_txdp(ah,
1671                                                         sc->txqs[i].qnum),
1672                                         sc->txqs[i].link);
1673                         }
1674         }
1675
1676         for (i = 0; i < ARRAY_SIZE(sc->txqs); i++)
1677                 if (sc->txqs[i].setup)
1678                         ath5k_txq_drainq(sc, &sc->txqs[i]);
1679 }
1680
1681 static void
1682 ath5k_txq_release(struct ath5k_softc *sc)
1683 {
1684         struct ath5k_txq *txq = sc->txqs;
1685         unsigned int i;
1686
1687         for (i = 0; i < ARRAY_SIZE(sc->txqs); i++, txq++)
1688                 if (txq->setup) {
1689                         ath5k_hw_release_tx_queue(sc->ah, txq->qnum);
1690                         txq->setup = false;
1691                 }
1692 }
1693
1694
1695
1696
1697 /*************\
1698 * RX Handling *
1699 \*************/
1700
1701 /*
1702  * Enable the receive h/w following a reset.
1703  */
1704 static int
1705 ath5k_rx_start(struct ath5k_softc *sc)
1706 {
1707         struct ath5k_hw *ah = sc->ah;
1708         struct ath_common *common = ath5k_hw_common(ah);
1709         struct ath5k_buf *bf;
1710         int ret;
1711
1712         common->rx_bufsize = roundup(IEEE80211_MAX_FRAME_LEN, common->cachelsz);
1713
1714         ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "cachelsz %u rx_bufsize %u\n",
1715                   common->cachelsz, common->rx_bufsize);
1716
1717         spin_lock_bh(&sc->rxbuflock);
1718         sc->rxlink = NULL;
1719         list_for_each_entry(bf, &sc->rxbuf, list) {
1720                 ret = ath5k_rxbuf_setup(sc, bf);
1721                 if (ret != 0) {
1722                         spin_unlock_bh(&sc->rxbuflock);
1723                         goto err;
1724                 }
1725         }
1726         bf = list_first_entry(&sc->rxbuf, struct ath5k_buf, list);
1727         ath5k_hw_set_rxdp(ah, bf->daddr);
1728         spin_unlock_bh(&sc->rxbuflock);
1729
1730         ath5k_hw_start_rx_dma(ah);      /* enable recv descriptors */
1731         ath5k_mode_setup(sc);           /* set filters, etc. */
1732         ath5k_hw_start_rx_pcu(ah);      /* re-enable PCU/DMA engine */
1733
1734         return 0;
1735 err:
1736         return ret;
1737 }
1738
1739 /*
1740  * Disable the receive h/w in preparation for a reset.
1741  */
1742 static void
1743 ath5k_rx_stop(struct ath5k_softc *sc)
1744 {
1745         struct ath5k_hw *ah = sc->ah;
1746
1747         ath5k_hw_stop_rx_pcu(ah);       /* disable PCU */
1748         ath5k_hw_set_rx_filter(ah, 0);  /* clear recv filter */
1749         ath5k_hw_stop_rx_dma(ah);       /* disable DMA engine */
1750
1751         ath5k_debug_printrxbuffs(sc, ah);
1752 }
1753
1754 static unsigned int
1755 ath5k_rx_decrypted(struct ath5k_softc *sc, struct sk_buff *skb,
1756                    struct ath5k_rx_status *rs)
1757 {
1758         struct ath5k_hw *ah = sc->ah;
1759         struct ath_common *common = ath5k_hw_common(ah);
1760         struct ieee80211_hdr *hdr = (void *)skb->data;
1761         unsigned int keyix, hlen;
1762
1763         if (!(rs->rs_status & AR5K_RXERR_DECRYPT) &&
1764                         rs->rs_keyix != AR5K_RXKEYIX_INVALID)
1765                 return RX_FLAG_DECRYPTED;
1766
1767         /* Apparently when a default key is used to decrypt the packet
1768            the hw does not set the index used to decrypt.  In such cases
1769            get the index from the packet. */
1770         hlen = ieee80211_hdrlen(hdr->frame_control);
1771         if (ieee80211_has_protected(hdr->frame_control) &&
1772             !(rs->rs_status & AR5K_RXERR_DECRYPT) &&
1773             skb->len >= hlen + 4) {
1774                 keyix = skb->data[hlen + 3] >> 6;
1775
1776                 if (test_bit(keyix, common->keymap))
1777                         return RX_FLAG_DECRYPTED;
1778         }
1779
1780         return 0;
1781 }
1782
1783
1784 static void
1785 ath5k_check_ibss_tsf(struct ath5k_softc *sc, struct sk_buff *skb,
1786                      struct ieee80211_rx_status *rxs)
1787 {
1788         struct ath_common *common = ath5k_hw_common(sc->ah);
1789         u64 tsf, bc_tstamp;
1790         u32 hw_tu;
1791         struct ieee80211_mgmt *mgmt = (struct ieee80211_mgmt *)skb->data;
1792
1793         if (ieee80211_is_beacon(mgmt->frame_control) &&
1794             le16_to_cpu(mgmt->u.beacon.capab_info) & WLAN_CAPABILITY_IBSS &&
1795             memcmp(mgmt->bssid, common->curbssid, ETH_ALEN) == 0) {
1796                 /*
1797                  * Received an IBSS beacon with the same BSSID. Hardware *must*
1798                  * have updated the local TSF. We have to work around various
1799                  * hardware bugs, though...
1800                  */
1801                 tsf = ath5k_hw_get_tsf64(sc->ah);
1802                 bc_tstamp = le64_to_cpu(mgmt->u.beacon.timestamp);
1803                 hw_tu = TSF_TO_TU(tsf);
1804
1805                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
1806                         "beacon %llx mactime %llx (diff %lld) tsf now %llx\n",
1807                         (unsigned long long)bc_tstamp,
1808                         (unsigned long long)rxs->mactime,
1809                         (unsigned long long)(rxs->mactime - bc_tstamp),
1810                         (unsigned long long)tsf);
1811
1812                 /*
1813                  * Sometimes the HW will give us a wrong tstamp in the rx
1814                  * status, causing the timestamp extension to go wrong.
1815                  * (This seems to happen especially with beacon frames bigger
1816                  * than 78 byte (incl. FCS))
1817                  * But we know that the receive timestamp must be later than the
1818                  * timestamp of the beacon since HW must have synced to that.
1819                  *
1820                  * NOTE: here we assume mactime to be after the frame was
1821                  * received, not like mac80211 which defines it at the start.
1822                  */
1823                 if (bc_tstamp > rxs->mactime) {
1824                         ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
1825                                 "fixing mactime from %llx to %llx\n",
1826                                 (unsigned long long)rxs->mactime,
1827                                 (unsigned long long)tsf);
1828                         rxs->mactime = tsf;
1829                 }
1830
1831                 /*
1832                  * Local TSF might have moved higher than our beacon timers,
1833                  * in that case we have to update them to continue sending
1834                  * beacons. This also takes care of synchronizing beacon sending
1835                  * times with other stations.
1836                  */
1837                 if (hw_tu >= sc->nexttbtt)
1838                         ath5k_beacon_update_timers(sc, bc_tstamp);
1839         }
1840 }
1841
1842 static void
1843 ath5k_update_beacon_rssi(struct ath5k_softc *sc, struct sk_buff *skb, int rssi)
1844 {
1845         struct ieee80211_mgmt *mgmt = (struct ieee80211_mgmt *)skb->data;
1846         struct ath5k_hw *ah = sc->ah;
1847         struct ath_common *common = ath5k_hw_common(ah);
1848
1849         /* only beacons from our BSSID */
1850         if (!ieee80211_is_beacon(mgmt->frame_control) ||
1851             memcmp(mgmt->bssid, common->curbssid, ETH_ALEN) != 0)
1852                 return;
1853
1854         ah->ah_beacon_rssi_avg = ath5k_moving_average(ah->ah_beacon_rssi_avg,
1855                                                       rssi);
1856
1857         /* in IBSS mode we should keep RSSI statistics per neighbour */
1858         /* le16_to_cpu(mgmt->u.beacon.capab_info) & WLAN_CAPABILITY_IBSS */
1859 }
1860
1861 /*
1862  * Compute padding position. skb must contain an IEEE 802.11 frame
1863  */
1864 static int ath5k_common_padpos(struct sk_buff *skb)
1865 {
1866         struct ieee80211_hdr * hdr = (struct ieee80211_hdr *)skb->data;
1867         __le16 frame_control = hdr->frame_control;
1868         int padpos = 24;
1869
1870         if (ieee80211_has_a4(frame_control)) {
1871                 padpos += ETH_ALEN;
1872         }
1873         if (ieee80211_is_data_qos(frame_control)) {
1874                 padpos += IEEE80211_QOS_CTL_LEN;
1875         }
1876
1877         return padpos;
1878 }
1879
1880 /*
1881  * This function expects an 802.11 frame and returns the number of
1882  * bytes added, or -1 if we don't have enough header room.
1883  */
1884 static int ath5k_add_padding(struct sk_buff *skb)
1885 {
1886         int padpos = ath5k_common_padpos(skb);
1887         int padsize = padpos & 3;
1888
1889         if (padsize && skb->len>padpos) {
1890
1891                 if (skb_headroom(skb) < padsize)
1892                         return -1;
1893
1894                 skb_push(skb, padsize);
1895                 memmove(skb->data, skb->data+padsize, padpos);
1896                 return padsize;
1897         }
1898
1899         return 0;
1900 }
1901
1902 /*
1903  * The MAC header is padded to have 32-bit boundary if the
1904  * packet payload is non-zero. The general calculation for
1905  * padsize would take into account odd header lengths:
1906  * padsize = 4 - (hdrlen & 3); however, since only
1907  * even-length headers are used, padding can only be 0 or 2
1908  * bytes and we can optimize this a bit.  We must not try to
1909  * remove padding from short control frames that do not have a
1910  * payload.
1911  *
1912  * This function expects an 802.11 frame and returns the number of
1913  * bytes removed.
1914  */
1915 static int ath5k_remove_padding(struct sk_buff *skb)
1916 {
1917         int padpos = ath5k_common_padpos(skb);
1918         int padsize = padpos & 3;
1919
1920         if (padsize && skb->len>=padpos+padsize) {
1921                 memmove(skb->data + padsize, skb->data, padpos);
1922                 skb_pull(skb, padsize);
1923                 return padsize;
1924         }
1925
1926         return 0;
1927 }
1928
1929 static void
1930 ath5k_receive_frame(struct ath5k_softc *sc, struct sk_buff *skb,
1931                     struct ath5k_rx_status *rs)
1932 {
1933         struct ieee80211_rx_status *rxs;
1934
1935         ath5k_remove_padding(skb);
1936
1937         rxs = IEEE80211_SKB_RXCB(skb);
1938
1939         rxs->flag = 0;
1940         if (unlikely(rs->rs_status & AR5K_RXERR_MIC))
1941                 rxs->flag |= RX_FLAG_MMIC_ERROR;
1942
1943         /*
1944          * always extend the mac timestamp, since this information is
1945          * also needed for proper IBSS merging.
1946          *
1947          * XXX: it might be too late to do it here, since rs_tstamp is
1948          * 15bit only. that means TSF extension has to be done within
1949          * 32768usec (about 32ms). it might be necessary to move this to
1950          * the interrupt handler, like it is done in madwifi.
1951          *
1952          * Unfortunately we don't know when the hardware takes the rx
1953          * timestamp (beginning of phy frame, data frame, end of rx?).
1954          * The only thing we know is that it is hardware specific...
1955          * On AR5213 it seems the rx timestamp is at the end of the
1956          * frame, but i'm not sure.
1957          *
1958          * NOTE: mac80211 defines mactime at the beginning of the first
1959          * data symbol. Since we don't have any time references it's
1960          * impossible to comply to that. This affects IBSS merge only
1961          * right now, so it's not too bad...
1962          */
1963         rxs->mactime = ath5k_extend_tsf(sc->ah, rs->rs_tstamp);
1964         rxs->flag |= RX_FLAG_TSFT;
1965
1966         rxs->freq = sc->curchan->center_freq;
1967         rxs->band = sc->curband->band;
1968
1969         rxs->signal = sc->ah->ah_noise_floor + rs->rs_rssi;
1970
1971         rxs->antenna = rs->rs_antenna;
1972
1973         if (rs->rs_antenna > 0 && rs->rs_antenna < 5)
1974                 sc->stats.antenna_rx[rs->rs_antenna]++;
1975         else
1976                 sc->stats.antenna_rx[0]++; /* invalid */
1977
1978         rxs->rate_idx = ath5k_hw_to_driver_rix(sc, rs->rs_rate);
1979         rxs->flag |= ath5k_rx_decrypted(sc, skb, rs);
1980
1981         if (rxs->rate_idx >= 0 && rs->rs_rate ==
1982             sc->curband->bitrates[rxs->rate_idx].hw_value_short)
1983                 rxs->flag |= RX_FLAG_SHORTPRE;
1984
1985         ath5k_debug_dump_skb(sc, skb, "RX  ", 0);
1986
1987         ath5k_update_beacon_rssi(sc, skb, rs->rs_rssi);
1988
1989         /* check beacons in IBSS mode */
1990         if (sc->opmode == NL80211_IFTYPE_ADHOC)
1991                 ath5k_check_ibss_tsf(sc, skb, rxs);
1992
1993         ieee80211_rx(sc->hw, skb);
1994 }
1995
1996 /** ath5k_frame_receive_ok() - Do we want to receive this frame or not?
1997  *
1998  * Check if we want to further process this frame or not. Also update
1999  * statistics. Return true if we want this frame, false if not.
2000  */
2001 static bool
2002 ath5k_receive_frame_ok(struct ath5k_softc *sc, struct ath5k_rx_status *rs)
2003 {
2004         sc->stats.rx_all_count++;
2005
2006         if (unlikely(rs->rs_status)) {
2007                 if (rs->rs_status & AR5K_RXERR_CRC)
2008                         sc->stats.rxerr_crc++;
2009                 if (rs->rs_status & AR5K_RXERR_FIFO)
2010                         sc->stats.rxerr_fifo++;
2011                 if (rs->rs_status & AR5K_RXERR_PHY) {
2012                         sc->stats.rxerr_phy++;
2013                         if (rs->rs_phyerr > 0 && rs->rs_phyerr < 32)
2014                                 sc->stats.rxerr_phy_code[rs->rs_phyerr]++;
2015                         return false;
2016                 }
2017                 if (rs->rs_status & AR5K_RXERR_DECRYPT) {
2018                         /*
2019                          * Decrypt error.  If the error occurred
2020                          * because there was no hardware key, then
2021                          * let the frame through so the upper layers
2022                          * can process it.  This is necessary for 5210
2023                          * parts which have no way to setup a ``clear''
2024                          * key cache entry.
2025                          *
2026                          * XXX do key cache faulting
2027                          */
2028                         sc->stats.rxerr_decrypt++;
2029                         if (rs->rs_keyix == AR5K_RXKEYIX_INVALID &&
2030                             !(rs->rs_status & AR5K_RXERR_CRC))
2031                                 return true;
2032                 }
2033                 if (rs->rs_status & AR5K_RXERR_MIC) {
2034                         sc->stats.rxerr_mic++;
2035                         return true;
2036                 }
2037
2038                 /* reject any frames with non-crypto errors */
2039                 if (rs->rs_status & ~(AR5K_RXERR_DECRYPT))
2040                         return false;
2041         }
2042
2043         if (unlikely(rs->rs_more)) {
2044                 sc->stats.rxerr_jumbo++;
2045                 return false;
2046         }
2047         return true;
2048 }
2049
2050 static void
2051 ath5k_tasklet_rx(unsigned long data)
2052 {
2053         struct ath5k_rx_status rs = {};
2054         struct sk_buff *skb, *next_skb;
2055         dma_addr_t next_skb_addr;
2056         struct ath5k_softc *sc = (void *)data;
2057         struct ath5k_hw *ah = sc->ah;
2058         struct ath_common *common = ath5k_hw_common(ah);
2059         struct ath5k_buf *bf;
2060         struct ath5k_desc *ds;
2061         int ret;
2062
2063         spin_lock(&sc->rxbuflock);
2064         if (list_empty(&sc->rxbuf)) {
2065                 ATH5K_WARN(sc, "empty rx buf pool\n");
2066                 goto unlock;
2067         }
2068         do {
2069                 bf = list_first_entry(&sc->rxbuf, struct ath5k_buf, list);
2070                 BUG_ON(bf->skb == NULL);
2071                 skb = bf->skb;
2072                 ds = bf->desc;
2073
2074                 /* bail if HW is still using self-linked descriptor */
2075                 if (ath5k_hw_get_rxdp(sc->ah) == bf->daddr)
2076                         break;
2077
2078                 ret = sc->ah->ah_proc_rx_desc(sc->ah, ds, &rs);
2079                 if (unlikely(ret == -EINPROGRESS))
2080                         break;
2081                 else if (unlikely(ret)) {
2082                         ATH5K_ERR(sc, "error in processing rx descriptor\n");
2083                         sc->stats.rxerr_proc++;
2084                         break;
2085                 }
2086
2087                 if (ath5k_receive_frame_ok(sc, &rs)) {
2088                         next_skb = ath5k_rx_skb_alloc(sc, &next_skb_addr);
2089
2090                         /*
2091                          * If we can't replace bf->skb with a new skb under
2092                          * memory pressure, just skip this packet
2093                          */
2094                         if (!next_skb)
2095                                 goto next;
2096
2097                         pci_unmap_single(sc->pdev, bf->skbaddr,
2098                                          common->rx_bufsize,
2099                                          PCI_DMA_FROMDEVICE);
2100
2101                         skb_put(skb, rs.rs_datalen);
2102
2103                         ath5k_receive_frame(sc, skb, &rs);
2104
2105                         bf->skb = next_skb;
2106                         bf->skbaddr = next_skb_addr;
2107                 }
2108 next:
2109                 list_move_tail(&bf->list, &sc->rxbuf);
2110         } while (ath5k_rxbuf_setup(sc, bf) == 0);
2111 unlock:
2112         spin_unlock(&sc->rxbuflock);
2113 }
2114
2115
2116 /*************\
2117 * TX Handling *
2118 \*************/
2119
2120 static void
2121 ath5k_tx_processq(struct ath5k_softc *sc, struct ath5k_txq *txq)
2122 {
2123         struct ath5k_tx_status ts = {};
2124         struct ath5k_buf *bf, *bf0;
2125         struct ath5k_desc *ds;
2126         struct sk_buff *skb;
2127         struct ieee80211_tx_info *info;
2128         int i, ret;
2129
2130         spin_lock(&txq->lock);
2131         list_for_each_entry_safe(bf, bf0, &txq->q, list) {
2132                 ds = bf->desc;
2133
2134                 /*
2135                  * It's possible that the hardware can say the buffer is
2136                  * completed when it hasn't yet loaded the ds_link from
2137                  * host memory and moved on.  If there are more TX
2138                  * descriptors in the queue, wait for TXDP to change
2139                  * before processing this one.
2140                  */
2141                 if (ath5k_hw_get_txdp(sc->ah, txq->qnum) == bf->daddr &&
2142                     !list_is_last(&bf->list, &txq->q))
2143                         break;
2144
2145                 ret = sc->ah->ah_proc_tx_desc(sc->ah, ds, &ts);
2146                 if (unlikely(ret == -EINPROGRESS))
2147                         break;
2148                 else if (unlikely(ret)) {
2149                         ATH5K_ERR(sc, "error %d while processing queue %u\n",
2150                                 ret, txq->qnum);
2151                         break;
2152                 }
2153
2154                 sc->stats.tx_all_count++;
2155                 skb = bf->skb;
2156                 info = IEEE80211_SKB_CB(skb);
2157                 bf->skb = NULL;
2158
2159                 pci_unmap_single(sc->pdev, bf->skbaddr, skb->len,
2160                                 PCI_DMA_TODEVICE);
2161
2162                 ieee80211_tx_info_clear_status(info);
2163                 for (i = 0; i < 4; i++) {
2164                         struct ieee80211_tx_rate *r =
2165                                 &info->status.rates[i];
2166
2167                         if (ts.ts_rate[i]) {
2168                                 r->idx = ath5k_hw_to_driver_rix(sc, ts.ts_rate[i]);
2169                                 r->count = ts.ts_retry[i];
2170                         } else {
2171                                 r->idx = -1;
2172                                 r->count = 0;
2173                         }
2174                 }
2175
2176                 /* count the successful attempt as well */
2177                 info->status.rates[ts.ts_final_idx].count++;
2178
2179                 if (unlikely(ts.ts_status)) {
2180                         sc->stats.ack_fail++;
2181                         if (ts.ts_status & AR5K_TXERR_FILT) {
2182                                 info->flags |= IEEE80211_TX_STAT_TX_FILTERED;
2183                                 sc->stats.txerr_filt++;
2184                         }
2185                         if (ts.ts_status & AR5K_TXERR_XRETRY)
2186                                 sc->stats.txerr_retry++;
2187                         if (ts.ts_status & AR5K_TXERR_FIFO)
2188                                 sc->stats.txerr_fifo++;
2189                 } else {
2190                         info->flags |= IEEE80211_TX_STAT_ACK;
2191                         info->status.ack_signal = ts.ts_rssi;
2192                 }
2193
2194                 /*
2195                  * Remove MAC header padding before giving the frame
2196                  * back to mac80211.
2197                  */
2198                 ath5k_remove_padding(skb);
2199
2200                 if (ts.ts_antenna > 0 && ts.ts_antenna < 5)
2201                         sc->stats.antenna_tx[ts.ts_antenna]++;
2202                 else
2203                         sc->stats.antenna_tx[0]++; /* invalid */
2204
2205                 ieee80211_tx_status(sc->hw, skb);
2206
2207                 spin_lock(&sc->txbuflock);
2208                 list_move_tail(&bf->list, &sc->txbuf);
2209                 sc->txbuf_len++;
2210                 spin_unlock(&sc->txbuflock);
2211         }
2212         if (likely(list_empty(&txq->q)))
2213                 txq->link = NULL;
2214         spin_unlock(&txq->lock);
2215         if (sc->txbuf_len > ATH_TXBUF / 5)
2216                 ieee80211_wake_queues(sc->hw);
2217 }
2218
2219 static void
2220 ath5k_tasklet_tx(unsigned long data)
2221 {
2222         int i;
2223         struct ath5k_softc *sc = (void *)data;
2224
2225         for (i=0; i < AR5K_NUM_TX_QUEUES; i++)
2226                 if (sc->txqs[i].setup && (sc->ah->ah_txq_isr & BIT(i)))
2227                         ath5k_tx_processq(sc, &sc->txqs[i]);
2228 }
2229
2230
2231 /*****************\
2232 * Beacon handling *
2233 \*****************/
2234
2235 /*
2236  * Setup the beacon frame for transmit.
2237  */
2238 static int
2239 ath5k_beacon_setup(struct ath5k_softc *sc, struct ath5k_buf *bf)
2240 {
2241         struct sk_buff *skb = bf->skb;
2242         struct  ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2243         struct ath5k_hw *ah = sc->ah;
2244         struct ath5k_desc *ds;
2245         int ret = 0;
2246         u8 antenna;
2247         u32 flags;
2248         const int padsize = 0;
2249
2250         bf->skbaddr = pci_map_single(sc->pdev, skb->data, skb->len,
2251                         PCI_DMA_TODEVICE);
2252         ATH5K_DBG(sc, ATH5K_DEBUG_BEACON, "skb %p [data %p len %u] "
2253                         "skbaddr %llx\n", skb, skb->data, skb->len,
2254                         (unsigned long long)bf->skbaddr);
2255         if (pci_dma_mapping_error(sc->pdev, bf->skbaddr)) {
2256                 ATH5K_ERR(sc, "beacon DMA mapping failed\n");
2257                 return -EIO;
2258         }
2259
2260         ds = bf->desc;
2261         antenna = ah->ah_tx_ant;
2262
2263         flags = AR5K_TXDESC_NOACK;
2264         if (sc->opmode == NL80211_IFTYPE_ADHOC && ath5k_hw_hasveol(ah)) {
2265                 ds->ds_link = bf->daddr;        /* self-linked */
2266                 flags |= AR5K_TXDESC_VEOL;
2267         } else
2268                 ds->ds_link = 0;
2269
2270         /*
2271          * If we use multiple antennas on AP and use
2272          * the Sectored AP scenario, switch antenna every
2273          * 4 beacons to make sure everybody hears our AP.
2274          * When a client tries to associate, hw will keep
2275          * track of the tx antenna to be used for this client
2276          * automaticaly, based on ACKed packets.
2277          *
2278          * Note: AP still listens and transmits RTS on the
2279          * default antenna which is supposed to be an omni.
2280          *
2281          * Note2: On sectored scenarios it's possible to have
2282          * multiple antennas (1 omni -- the default -- and 14
2283          * sectors), so if we choose to actually support this
2284          * mode, we need to allow the user to set how many antennas
2285          * we have and tweak the code below to send beacons
2286          * on all of them.
2287          */
2288         if (ah->ah_ant_mode == AR5K_ANTMODE_SECTOR_AP)
2289                 antenna = sc->bsent & 4 ? 2 : 1;
2290
2291
2292         /* FIXME: If we are in g mode and rate is a CCK rate
2293          * subtract ah->ah_txpower.txp_cck_ofdm_pwr_delta
2294          * from tx power (value is in dB units already) */
2295         ds->ds_data = bf->skbaddr;
2296         ret = ah->ah_setup_tx_desc(ah, ds, skb->len,
2297                         ieee80211_get_hdrlen_from_skb(skb), padsize,
2298                         AR5K_PKT_TYPE_BEACON, (sc->power_level * 2),
2299                         ieee80211_get_tx_rate(sc->hw, info)->hw_value,
2300                         1, AR5K_TXKEYIX_INVALID,
2301                         antenna, flags, 0, 0);
2302         if (ret)
2303                 goto err_unmap;
2304
2305         return 0;
2306 err_unmap:
2307         pci_unmap_single(sc->pdev, bf->skbaddr, skb->len, PCI_DMA_TODEVICE);
2308         return ret;
2309 }
2310
2311 /*
2312  * Transmit a beacon frame at SWBA.  Dynamic updates to the
2313  * frame contents are done as needed and the slot time is
2314  * also adjusted based on current state.
2315  *
2316  * This is called from software irq context (beacontq tasklets)
2317  * or user context from ath5k_beacon_config.
2318  */
2319 static void
2320 ath5k_beacon_send(struct ath5k_softc *sc)
2321 {
2322         struct ath5k_buf *bf = sc->bbuf;
2323         struct ath5k_hw *ah = sc->ah;
2324         struct sk_buff *skb;
2325
2326         ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON, "in beacon_send\n");
2327
2328         if (unlikely(bf->skb == NULL || sc->opmode == NL80211_IFTYPE_STATION)) {
2329                 ATH5K_WARN(sc, "bf=%p bf_skb=%p\n", bf, bf ? bf->skb : NULL);
2330                 return;
2331         }
2332         /*
2333          * Check if the previous beacon has gone out.  If
2334          * not, don't don't try to post another: skip this
2335          * period and wait for the next.  Missed beacons
2336          * indicate a problem and should not occur.  If we
2337          * miss too many consecutive beacons reset the device.
2338          */
2339         if (unlikely(ath5k_hw_num_tx_pending(ah, sc->bhalq) != 0)) {
2340                 sc->bmisscount++;
2341                 ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
2342                         "missed %u consecutive beacons\n", sc->bmisscount);
2343                 if (sc->bmisscount > 10) {      /* NB: 10 is a guess */
2344                         ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
2345                                 "stuck beacon time (%u missed)\n",
2346                                 sc->bmisscount);
2347                         ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
2348                                   "stuck beacon, resetting\n");
2349                         ieee80211_queue_work(sc->hw, &sc->reset_work);
2350                 }
2351                 return;
2352         }
2353         if (unlikely(sc->bmisscount != 0)) {
2354                 ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
2355                         "resume beacon xmit after %u misses\n",
2356                         sc->bmisscount);
2357                 sc->bmisscount = 0;
2358         }
2359
2360         /*
2361          * Stop any current dma and put the new frame on the queue.
2362          * This should never fail since we check above that no frames
2363          * are still pending on the queue.
2364          */
2365         if (unlikely(ath5k_hw_stop_tx_dma(ah, sc->bhalq))) {
2366                 ATH5K_WARN(sc, "beacon queue %u didn't start/stop ?\n", sc->bhalq);
2367                 /* NB: hw still stops DMA, so proceed */
2368         }
2369
2370         /* refresh the beacon for AP mode */
2371         if (sc->opmode == NL80211_IFTYPE_AP)
2372                 ath5k_beacon_update(sc->hw, sc->vif);
2373
2374         ath5k_hw_set_txdp(ah, sc->bhalq, bf->daddr);
2375         ath5k_hw_start_tx_dma(ah, sc->bhalq);
2376         ATH5K_DBG(sc, ATH5K_DEBUG_BEACON, "TXDP[%u] = %llx (%p)\n",
2377                 sc->bhalq, (unsigned long long)bf->daddr, bf->desc);
2378
2379         skb = ieee80211_get_buffered_bc(sc->hw, sc->vif);
2380         while (skb) {
2381                 ath5k_tx_queue(sc->hw, skb, sc->cabq);
2382                 skb = ieee80211_get_buffered_bc(sc->hw, sc->vif);
2383         }
2384
2385         sc->bsent++;
2386 }
2387
2388
2389 /**
2390  * ath5k_beacon_update_timers - update beacon timers
2391  *
2392  * @sc: struct ath5k_softc pointer we are operating on
2393  * @bc_tsf: the timestamp of the beacon. 0 to reset the TSF. -1 to perform a
2394  *          beacon timer update based on the current HW TSF.
2395  *
2396  * Calculate the next target beacon transmit time (TBTT) based on the timestamp
2397  * of a received beacon or the current local hardware TSF and write it to the
2398  * beacon timer registers.
2399  *
2400  * This is called in a variety of situations, e.g. when a beacon is received,
2401  * when a TSF update has been detected, but also when an new IBSS is created or
2402  * when we otherwise know we have to update the timers, but we keep it in this
2403  * function to have it all together in one place.
2404  */
2405 static void
2406 ath5k_beacon_update_timers(struct ath5k_softc *sc, u64 bc_tsf)
2407 {
2408         struct ath5k_hw *ah = sc->ah;
2409         u32 nexttbtt, intval, hw_tu, bc_tu;
2410         u64 hw_tsf;
2411
2412         intval = sc->bintval & AR5K_BEACON_PERIOD;
2413         if (WARN_ON(!intval))
2414                 return;
2415
2416         /* beacon TSF converted to TU */
2417         bc_tu = TSF_TO_TU(bc_tsf);
2418
2419         /* current TSF converted to TU */
2420         hw_tsf = ath5k_hw_get_tsf64(ah);
2421         hw_tu = TSF_TO_TU(hw_tsf);
2422
2423 #define FUDGE 3
2424         /* we use FUDGE to make sure the next TBTT is ahead of the current TU */
2425         if (bc_tsf == -1) {
2426                 /*
2427                  * no beacons received, called internally.
2428                  * just need to refresh timers based on HW TSF.
2429                  */
2430                 nexttbtt = roundup(hw_tu + FUDGE, intval);
2431         } else if (bc_tsf == 0) {
2432                 /*
2433                  * no beacon received, probably called by ath5k_reset_tsf().
2434                  * reset TSF to start with 0.
2435                  */
2436                 nexttbtt = intval;
2437                 intval |= AR5K_BEACON_RESET_TSF;
2438         } else if (bc_tsf > hw_tsf) {
2439                 /*
2440                  * beacon received, SW merge happend but HW TSF not yet updated.
2441                  * not possible to reconfigure timers yet, but next time we
2442                  * receive a beacon with the same BSSID, the hardware will
2443                  * automatically update the TSF and then we need to reconfigure
2444                  * the timers.
2445                  */
2446                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2447                         "need to wait for HW TSF sync\n");
2448                 return;
2449         } else {
2450                 /*
2451                  * most important case for beacon synchronization between STA.
2452                  *
2453                  * beacon received and HW TSF has been already updated by HW.
2454                  * update next TBTT based on the TSF of the beacon, but make
2455                  * sure it is ahead of our local TSF timer.
2456                  */
2457                 nexttbtt = bc_tu + roundup(hw_tu + FUDGE - bc_tu, intval);
2458         }
2459 #undef FUDGE
2460
2461         sc->nexttbtt = nexttbtt;
2462
2463         intval |= AR5K_BEACON_ENA;
2464         ath5k_hw_init_beacon(ah, nexttbtt, intval);
2465
2466         /*
2467          * debugging output last in order to preserve the time critical aspect
2468          * of this function
2469          */
2470         if (bc_tsf == -1)
2471                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2472                         "reconfigured timers based on HW TSF\n");
2473         else if (bc_tsf == 0)
2474                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2475                         "reset HW TSF and timers\n");
2476         else
2477                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2478                         "updated timers based on beacon TSF\n");
2479
2480         ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2481                           "bc_tsf %llx hw_tsf %llx bc_tu %u hw_tu %u nexttbtt %u\n",
2482                           (unsigned long long) bc_tsf,
2483                           (unsigned long long) hw_tsf, bc_tu, hw_tu, nexttbtt);
2484         ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON, "intval %u %s %s\n",
2485                 intval & AR5K_BEACON_PERIOD,
2486                 intval & AR5K_BEACON_ENA ? "AR5K_BEACON_ENA" : "",
2487                 intval & AR5K_BEACON_RESET_TSF ? "AR5K_BEACON_RESET_TSF" : "");
2488 }
2489
2490
2491 /**
2492  * ath5k_beacon_config - Configure the beacon queues and interrupts
2493  *
2494  * @sc: struct ath5k_softc pointer we are operating on
2495  *
2496  * In IBSS mode we use a self-linked tx descriptor if possible. We enable SWBA
2497  * interrupts to detect TSF updates only.
2498  */
2499 static void
2500 ath5k_beacon_config(struct ath5k_softc *sc)
2501 {
2502         struct ath5k_hw *ah = sc->ah;
2503         unsigned long flags;
2504
2505         spin_lock_irqsave(&sc->block, flags);
2506         sc->bmisscount = 0;
2507         sc->imask &= ~(AR5K_INT_BMISS | AR5K_INT_SWBA);
2508
2509         if (sc->enable_beacon) {
2510                 /*
2511                  * In IBSS mode we use a self-linked tx descriptor and let the
2512                  * hardware send the beacons automatically. We have to load it
2513                  * only once here.
2514                  * We use the SWBA interrupt only to keep track of the beacon
2515                  * timers in order to detect automatic TSF updates.
2516                  */
2517                 ath5k_beaconq_config(sc);
2518
2519                 sc->imask |= AR5K_INT_SWBA;
2520
2521                 if (sc->opmode == NL80211_IFTYPE_ADHOC) {
2522                         if (ath5k_hw_hasveol(ah))
2523                                 ath5k_beacon_send(sc);
2524                 } else
2525                         ath5k_beacon_update_timers(sc, -1);
2526         } else {
2527                 ath5k_hw_stop_tx_dma(sc->ah, sc->bhalq);
2528         }
2529
2530         ath5k_hw_set_imr(ah, sc->imask);
2531         mmiowb();
2532         spin_unlock_irqrestore(&sc->block, flags);
2533 }
2534
2535 static void ath5k_tasklet_beacon(unsigned long data)
2536 {
2537         struct ath5k_softc *sc = (struct ath5k_softc *) data;
2538
2539         /*
2540          * Software beacon alert--time to send a beacon.
2541          *
2542          * In IBSS mode we use this interrupt just to
2543          * keep track of the next TBTT (target beacon
2544          * transmission time) in order to detect wether
2545          * automatic TSF updates happened.
2546          */
2547         if (sc->opmode == NL80211_IFTYPE_ADHOC) {
2548                 /* XXX: only if VEOL suppported */
2549                 u64 tsf = ath5k_hw_get_tsf64(sc->ah);
2550                 sc->nexttbtt += sc->bintval;
2551                 ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
2552                                 "SWBA nexttbtt: %x hw_tu: %x "
2553                                 "TSF: %llx\n",
2554                                 sc->nexttbtt,
2555                                 TSF_TO_TU(tsf),
2556                                 (unsigned long long) tsf);
2557         } else {
2558                 spin_lock(&sc->block);
2559                 ath5k_beacon_send(sc);
2560                 spin_unlock(&sc->block);
2561         }
2562 }
2563
2564
2565 /********************\
2566 * Interrupt handling *
2567 \********************/
2568
2569 static int
2570 ath5k_init(struct ath5k_softc *sc)
2571 {
2572         struct ath5k_hw *ah = sc->ah;
2573         int ret, i;
2574
2575         mutex_lock(&sc->lock);
2576
2577         ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "mode %d\n", sc->opmode);
2578
2579         /*
2580          * Stop anything previously setup.  This is safe
2581          * no matter this is the first time through or not.
2582          */
2583         ath5k_stop_locked(sc);
2584
2585         /*
2586          * The basic interface to setting the hardware in a good
2587          * state is ``reset''.  On return the hardware is known to
2588          * be powered up and with interrupts disabled.  This must
2589          * be followed by initialization of the appropriate bits
2590          * and then setup of the interrupt mask.
2591          */
2592         sc->curchan = sc->hw->conf.channel;
2593         sc->curband = &sc->sbands[sc->curchan->band];
2594         sc->imask = AR5K_INT_RXOK | AR5K_INT_RXERR | AR5K_INT_RXEOL |
2595                 AR5K_INT_RXORN | AR5K_INT_TXDESC | AR5K_INT_TXEOL |
2596                 AR5K_INT_FATAL | AR5K_INT_GLOBAL | AR5K_INT_MIB;
2597
2598         ret = ath5k_reset(sc, NULL);
2599         if (ret)
2600                 goto done;
2601
2602         ath5k_rfkill_hw_start(ah);
2603
2604         /*
2605          * Reset the key cache since some parts do not reset the
2606          * contents on initial power up or resume from suspend.
2607          */
2608         for (i = 0; i < AR5K_KEYTABLE_SIZE; i++)
2609                 ath5k_hw_reset_key(ah, i);
2610
2611         ath5k_hw_set_ack_bitrate_high(ah, true);
2612         ret = 0;
2613 done:
2614         mmiowb();
2615         mutex_unlock(&sc->lock);
2616         return ret;
2617 }
2618
2619 static int
2620 ath5k_stop_locked(struct ath5k_softc *sc)
2621 {
2622         struct ath5k_hw *ah = sc->ah;
2623
2624         ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "invalid %u\n",
2625                         test_bit(ATH_STAT_INVALID, sc->status));
2626
2627         /*
2628          * Shutdown the hardware and driver:
2629          *    stop output from above
2630          *    disable interrupts
2631          *    turn off timers
2632          *    turn off the radio
2633          *    clear transmit machinery
2634          *    clear receive machinery
2635          *    drain and release tx queues
2636          *    reclaim beacon resources
2637          *    power down hardware
2638          *
2639          * Note that some of this work is not possible if the
2640          * hardware is gone (invalid).
2641          */
2642         ieee80211_stop_queues(sc->hw);
2643
2644         if (!test_bit(ATH_STAT_INVALID, sc->status)) {
2645                 ath5k_led_off(sc);
2646                 ath5k_hw_set_imr(ah, 0);
2647                 synchronize_irq(sc->pdev->irq);
2648         }
2649         ath5k_txq_cleanup(sc);
2650         if (!test_bit(ATH_STAT_INVALID, sc->status)) {
2651                 ath5k_rx_stop(sc);
2652                 ath5k_hw_phy_disable(ah);
2653         }
2654
2655         return 0;
2656 }
2657
2658 static void stop_tasklets(struct ath5k_softc *sc)
2659 {
2660         tasklet_kill(&sc->rxtq);
2661         tasklet_kill(&sc->txtq);
2662         tasklet_kill(&sc->calib);
2663         tasklet_kill(&sc->beacontq);
2664         tasklet_kill(&sc->ani_tasklet);
2665 }
2666
2667 /*
2668  * Stop the device, grabbing the top-level lock to protect
2669  * against concurrent entry through ath5k_init (which can happen
2670  * if another thread does a system call and the thread doing the
2671  * stop is preempted).
2672  */
2673 static int
2674 ath5k_stop_hw(struct ath5k_softc *sc)
2675 {
2676         int ret;
2677
2678         mutex_lock(&sc->lock);
2679         ret = ath5k_stop_locked(sc);
2680         if (ret == 0 && !test_bit(ATH_STAT_INVALID, sc->status)) {
2681                 /*
2682                  * Don't set the card in full sleep mode!
2683                  *
2684                  * a) When the device is in this state it must be carefully
2685                  * woken up or references to registers in the PCI clock
2686                  * domain may freeze the bus (and system).  This varies
2687                  * by chip and is mostly an issue with newer parts
2688                  * (madwifi sources mentioned srev >= 0x78) that go to
2689                  * sleep more quickly.
2690                  *
2691                  * b) On older chips full sleep results a weird behaviour
2692                  * during wakeup. I tested various cards with srev < 0x78
2693                  * and they don't wake up after module reload, a second
2694                  * module reload is needed to bring the card up again.
2695                  *
2696                  * Until we figure out what's going on don't enable
2697                  * full chip reset on any chip (this is what Legacy HAL
2698                  * and Sam's HAL do anyway). Instead Perform a full reset
2699                  * on the device (same as initial state after attach) and
2700                  * leave it idle (keep MAC/BB on warm reset) */
2701                 ret = ath5k_hw_on_hold(sc->ah);
2702
2703                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
2704                                 "putting device to sleep\n");
2705         }
2706         ath5k_txbuf_free_skb(sc, sc->bbuf);
2707
2708         mmiowb();
2709         mutex_unlock(&sc->lock);
2710
2711         stop_tasklets(sc);
2712
2713         ath5k_rfkill_hw_stop(sc->ah);
2714
2715         return ret;
2716 }
2717
2718 static void
2719 ath5k_intr_calibration_poll(struct ath5k_hw *ah)
2720 {
2721         if (time_is_before_eq_jiffies(ah->ah_cal_next_ani) &&
2722             !(ah->ah_cal_mask & AR5K_CALIBRATION_FULL)) {
2723                 /* run ANI only when full calibration is not active */
2724                 ah->ah_cal_next_ani = jiffies +
2725                         msecs_to_jiffies(ATH5K_TUNE_CALIBRATION_INTERVAL_ANI);
2726                 tasklet_schedule(&ah->ah_sc->ani_tasklet);
2727
2728         } else if (time_is_before_eq_jiffies(ah->ah_cal_next_full)) {
2729                 ah->ah_cal_next_full = jiffies +
2730                         msecs_to_jiffies(ATH5K_TUNE_CALIBRATION_INTERVAL_FULL);
2731                 tasklet_schedule(&ah->ah_sc->calib);
2732         }
2733         /* we could use SWI to generate enough interrupts to meet our
2734          * calibration interval requirements, if necessary:
2735          * AR5K_REG_ENABLE_BITS(ah, AR5K_CR, AR5K_CR_SWI); */
2736 }
2737
2738 static irqreturn_t
2739 ath5k_intr(int irq, void *dev_id)
2740 {
2741         struct ath5k_softc *sc = dev_id;
2742         struct ath5k_hw *ah = sc->ah;
2743         enum ath5k_int status;
2744         unsigned int counter = 1000;
2745
2746         if (unlikely(test_bit(ATH_STAT_INVALID, sc->status) ||
2747                                 !ath5k_hw_is_intr_pending(ah)))
2748                 return IRQ_NONE;
2749
2750         do {
2751                 ath5k_hw_get_isr(ah, &status);          /* NB: clears IRQ too */
2752                 ATH5K_DBG(sc, ATH5K_DEBUG_INTR, "status 0x%x/0x%x\n",
2753                                 status, sc->imask);
2754                 if (unlikely(status & AR5K_INT_FATAL)) {
2755                         /*
2756                          * Fatal errors are unrecoverable.
2757                          * Typically these are caused by DMA errors.
2758                          */
2759                         ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
2760                                   "fatal int, resetting\n");
2761                         ieee80211_queue_work(sc->hw, &sc->reset_work);
2762                 } else if (unlikely(status & AR5K_INT_RXORN)) {
2763                         /*
2764                          * Receive buffers are full. Either the bus is busy or
2765                          * the CPU is not fast enough to process all received
2766                          * frames.
2767                          * Older chipsets need a reset to come out of this
2768                          * condition, but we treat it as RX for newer chips.
2769                          * We don't know exactly which versions need a reset -
2770                          * this guess is copied from the HAL.
2771                          */
2772                         sc->stats.rxorn_intr++;
2773                         if (ah->ah_mac_srev < AR5K_SREV_AR5212) {
2774                                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
2775                                           "rx overrun, resetting\n");
2776                                 ieee80211_queue_work(sc->hw, &sc->reset_work);
2777                         }
2778                         else
2779                                 tasklet_schedule(&sc->rxtq);
2780                 } else {
2781                         if (status & AR5K_INT_SWBA) {
2782                                 tasklet_hi_schedule(&sc->beacontq);
2783                         }
2784                         if (status & AR5K_INT_RXEOL) {
2785                                 /*
2786                                 * NB: the hardware should re-read the link when
2787                                 *     RXE bit is written, but it doesn't work at
2788                                 *     least on older hardware revs.
2789                                 */
2790                                 sc->stats.rxeol_intr++;
2791                         }
2792                         if (status & AR5K_INT_TXURN) {
2793                                 /* bump tx trigger level */
2794                                 ath5k_hw_update_tx_triglevel(ah, true);
2795                         }
2796                         if (status & (AR5K_INT_RXOK | AR5K_INT_RXERR))
2797                                 tasklet_schedule(&sc->rxtq);
2798                         if (status & (AR5K_INT_TXOK | AR5K_INT_TXDESC
2799                                         | AR5K_INT_TXERR | AR5K_INT_TXEOL))
2800                                 tasklet_schedule(&sc->txtq);
2801                         if (status & AR5K_INT_BMISS) {
2802                                 /* TODO */
2803                         }
2804                         if (status & AR5K_INT_MIB) {
2805                                 sc->stats.mib_intr++;
2806                                 ath5k_hw_update_mib_counters(ah);
2807                                 ath5k_ani_mib_intr(ah);
2808                         }
2809                         if (status & AR5K_INT_GPIO)
2810                                 tasklet_schedule(&sc->rf_kill.toggleq);
2811
2812                 }
2813         } while (ath5k_hw_is_intr_pending(ah) && --counter > 0);
2814
2815         if (unlikely(!counter))
2816                 ATH5K_WARN(sc, "too many interrupts, giving up for now\n");
2817
2818         ath5k_intr_calibration_poll(ah);
2819
2820         return IRQ_HANDLED;
2821 }
2822
2823 /*
2824  * Periodically recalibrate the PHY to account
2825  * for temperature/environment changes.
2826  */
2827 static void
2828 ath5k_tasklet_calibrate(unsigned long data)
2829 {
2830         struct ath5k_softc *sc = (void *)data;
2831         struct ath5k_hw *ah = sc->ah;
2832
2833         /* Only full calibration for now */
2834         ah->ah_cal_mask |= AR5K_CALIBRATION_FULL;
2835
2836         ATH5K_DBG(sc, ATH5K_DEBUG_CALIBRATE, "channel %u/%x\n",
2837                 ieee80211_frequency_to_channel(sc->curchan->center_freq),
2838                 sc->curchan->hw_value);
2839
2840         if (ath5k_hw_gainf_calibrate(ah) == AR5K_RFGAIN_NEED_CHANGE) {
2841                 /*
2842                  * Rfgain is out of bounds, reset the chip
2843                  * to load new gain values.
2844                  */
2845                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "calibration, resetting\n");
2846                 ieee80211_queue_work(sc->hw, &sc->reset_work);
2847         }
2848         if (ath5k_hw_phy_calibrate(ah, sc->curchan))
2849                 ATH5K_ERR(sc, "calibration of channel %u failed\n",
2850                         ieee80211_frequency_to_channel(
2851                                 sc->curchan->center_freq));
2852
2853         /* Noise floor calibration interrupts rx/tx path while I/Q calibration
2854          * doesn't. We stop the queues so that calibration doesn't interfere
2855          * with TX and don't run it as often */
2856         if (time_is_before_eq_jiffies(ah->ah_cal_next_nf)) {
2857                 ah->ah_cal_next_nf = jiffies +
2858                         msecs_to_jiffies(ATH5K_TUNE_CALIBRATION_INTERVAL_NF);
2859                 ieee80211_stop_queues(sc->hw);
2860                 ath5k_hw_update_noise_floor(ah);
2861                 ieee80211_wake_queues(sc->hw);
2862         }
2863
2864         ah->ah_cal_mask &= ~AR5K_CALIBRATION_FULL;
2865 }
2866
2867
2868 static void
2869 ath5k_tasklet_ani(unsigned long data)
2870 {
2871         struct ath5k_softc *sc = (void *)data;
2872         struct ath5k_hw *ah = sc->ah;
2873
2874         ah->ah_cal_mask |= AR5K_CALIBRATION_ANI;
2875         ath5k_ani_calibration(ah);
2876         ah->ah_cal_mask &= ~AR5K_CALIBRATION_ANI;
2877 }
2878
2879
2880 /********************\
2881 * Mac80211 functions *
2882 \********************/
2883
2884 static int
2885 ath5k_tx(struct ieee80211_hw *hw, struct sk_buff *skb)
2886 {
2887         struct ath5k_softc *sc = hw->priv;
2888
2889         return ath5k_tx_queue(hw, skb, sc->txq);
2890 }
2891
2892 static int ath5k_tx_queue(struct ieee80211_hw *hw, struct sk_buff *skb,
2893                           struct ath5k_txq *txq)
2894 {
2895         struct ath5k_softc *sc = hw->priv;
2896         struct ath5k_buf *bf;
2897         unsigned long flags;
2898         int padsize;
2899
2900         ath5k_debug_dump_skb(sc, skb, "TX  ", 1);
2901
2902         /*
2903          * The hardware expects the header padded to 4 byte boundaries.
2904          * If this is not the case, we add the padding after the header.
2905          */
2906         padsize = ath5k_add_padding(skb);
2907         if (padsize < 0) {
2908                 ATH5K_ERR(sc, "tx hdrlen not %%4: not enough"
2909                           " headroom to pad");
2910                 goto drop_packet;
2911         }
2912
2913         spin_lock_irqsave(&sc->txbuflock, flags);
2914         if (list_empty(&sc->txbuf)) {
2915                 ATH5K_ERR(sc, "no further txbuf available, dropping packet\n");
2916                 spin_unlock_irqrestore(&sc->txbuflock, flags);
2917                 ieee80211_stop_queue(hw, skb_get_queue_mapping(skb));
2918                 goto drop_packet;
2919         }
2920         bf = list_first_entry(&sc->txbuf, struct ath5k_buf, list);
2921         list_del(&bf->list);
2922         sc->txbuf_len--;
2923         if (list_empty(&sc->txbuf))
2924                 ieee80211_stop_queues(hw);
2925         spin_unlock_irqrestore(&sc->txbuflock, flags);
2926
2927         bf->skb = skb;
2928
2929         if (ath5k_txbuf_setup(sc, bf, txq, padsize)) {
2930                 bf->skb = NULL;
2931                 spin_lock_irqsave(&sc->txbuflock, flags);
2932                 list_add_tail(&bf->list, &sc->txbuf);
2933                 sc->txbuf_len++;
2934                 spin_unlock_irqrestore(&sc->txbuflock, flags);
2935                 goto drop_packet;
2936         }
2937         return NETDEV_TX_OK;
2938
2939 drop_packet:
2940         dev_kfree_skb_any(skb);
2941         return NETDEV_TX_OK;
2942 }
2943
2944 /*
2945  * Reset the hardware.  If chan is not NULL, then also pause rx/tx
2946  * and change to the given channel.
2947  *
2948  * This should be called with sc->lock.
2949  */
2950 static int
2951 ath5k_reset(struct ath5k_softc *sc, struct ieee80211_channel *chan)
2952 {
2953         struct ath5k_hw *ah = sc->ah;
2954         int ret;
2955
2956         ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "resetting\n");
2957
2958         ath5k_hw_set_imr(ah, 0);
2959         synchronize_irq(sc->pdev->irq);
2960         stop_tasklets(sc);
2961
2962         if (chan) {
2963                 ath5k_txq_cleanup(sc);
2964                 ath5k_rx_stop(sc);
2965
2966                 sc->curchan = chan;
2967                 sc->curband = &sc->sbands[chan->band];
2968         }
2969         ret = ath5k_hw_reset(ah, sc->opmode, sc->curchan, chan != NULL);
2970         if (ret) {
2971                 ATH5K_ERR(sc, "can't reset hardware (%d)\n", ret);
2972                 goto err;
2973         }
2974
2975         ret = ath5k_rx_start(sc);
2976         if (ret) {
2977                 ATH5K_ERR(sc, "can't start recv logic\n");
2978                 goto err;
2979         }
2980
2981         ath5k_ani_init(ah, ah->ah_sc->ani_state.ani_mode);
2982
2983         ah->ah_cal_next_full = jiffies;
2984         ah->ah_cal_next_ani = jiffies;
2985         ah->ah_cal_next_nf = jiffies;
2986
2987         /*
2988          * Change channels and update the h/w rate map if we're switching;
2989          * e.g. 11a to 11b/g.
2990          *
2991          * We may be doing a reset in response to an ioctl that changes the
2992          * channel so update any state that might change as a result.
2993          *
2994          * XXX needed?
2995          */
2996 /*      ath5k_chan_change(sc, c); */
2997
2998         ath5k_beacon_config(sc);
2999         /* intrs are enabled by ath5k_beacon_config */
3000
3001         ieee80211_wake_queues(sc->hw);
3002
3003         return 0;
3004 err:
3005         return ret;
3006 }
3007
3008 static void ath5k_reset_work(struct work_struct *work)
3009 {
3010         struct ath5k_softc *sc = container_of(work, struct ath5k_softc,
3011                 reset_work);
3012
3013         mutex_lock(&sc->lock);
3014         ath5k_reset(sc, sc->curchan);
3015         mutex_unlock(&sc->lock);
3016 }
3017
3018 static int ath5k_start(struct ieee80211_hw *hw)
3019 {
3020         return ath5k_init(hw->priv);
3021 }
3022
3023 static void ath5k_stop(struct ieee80211_hw *hw)
3024 {
3025         ath5k_stop_hw(hw->priv);
3026 }
3027
3028 static int ath5k_add_interface(struct ieee80211_hw *hw,
3029                 struct ieee80211_vif *vif)
3030 {
3031         struct ath5k_softc *sc = hw->priv;
3032         int ret;
3033
3034         mutex_lock(&sc->lock);
3035         if (sc->vif) {
3036                 ret = 0;
3037                 goto end;
3038         }
3039
3040         sc->vif = vif;
3041
3042         switch (vif->type) {
3043         case NL80211_IFTYPE_AP:
3044         case NL80211_IFTYPE_STATION:
3045         case NL80211_IFTYPE_ADHOC:
3046         case NL80211_IFTYPE_MESH_POINT:
3047                 sc->opmode = vif->type;
3048                 break;
3049         default:
3050                 ret = -EOPNOTSUPP;
3051                 goto end;
3052         }
3053
3054         ATH5K_DBG(sc, ATH5K_DEBUG_MODE, "add interface mode %d\n", sc->opmode);
3055
3056         ath5k_hw_set_lladdr(sc->ah, vif->addr);
3057         ath5k_mode_setup(sc);
3058
3059         ret = 0;
3060 end:
3061         mutex_unlock(&sc->lock);
3062         return ret;
3063 }
3064
3065 static void
3066 ath5k_remove_interface(struct ieee80211_hw *hw,
3067                         struct ieee80211_vif *vif)
3068 {
3069         struct ath5k_softc *sc = hw->priv;
3070         u8 mac[ETH_ALEN] = {};
3071
3072         mutex_lock(&sc->lock);
3073         if (sc->vif != vif)
3074                 goto end;
3075
3076         ath5k_hw_set_lladdr(sc->ah, mac);
3077         sc->vif = NULL;
3078 end:
3079         mutex_unlock(&sc->lock);
3080 }
3081
3082 /*
3083  * TODO: Phy disable/diversity etc
3084  */
3085 static int
3086 ath5k_config(struct ieee80211_hw *hw, u32 changed)
3087 {
3088         struct ath5k_softc *sc = hw->priv;
3089         struct ath5k_hw *ah = sc->ah;
3090         struct ieee80211_conf *conf = &hw->conf;
3091         int ret = 0;
3092
3093         mutex_lock(&sc->lock);
3094
3095         if (changed & IEEE80211_CONF_CHANGE_CHANNEL) {
3096                 ret = ath5k_chan_set(sc, conf->channel);
3097                 if (ret < 0)
3098                         goto unlock;
3099         }
3100
3101         if ((changed & IEEE80211_CONF_CHANGE_POWER) &&
3102         (sc->power_level != conf->power_level)) {
3103                 sc->power_level = conf->power_level;
3104
3105                 /* Half dB steps */
3106                 ath5k_hw_set_txpower_limit(ah, (conf->power_level * 2));
3107         }
3108
3109         /* TODO:
3110          * 1) Move this on config_interface and handle each case
3111          * separately eg. when we have only one STA vif, use
3112          * AR5K_ANTMODE_SINGLE_AP
3113          *
3114          * 2) Allow the user to change antenna mode eg. when only
3115          * one antenna is present
3116          *
3117          * 3) Allow the user to set default/tx antenna when possible
3118          *
3119          * 4) Default mode should handle 90% of the cases, together
3120          * with fixed a/b and single AP modes we should be able to
3121          * handle 99%. Sectored modes are extreme cases and i still
3122          * haven't found a usage for them. If we decide to support them,
3123          * then we must allow the user to set how many tx antennas we
3124          * have available
3125          */
3126         ath5k_hw_set_antenna_mode(ah, ah->ah_ant_mode);
3127
3128 unlock:
3129         mutex_unlock(&sc->lock);
3130         return ret;
3131 }
3132
3133 static u64 ath5k_prepare_multicast(struct ieee80211_hw *hw,
3134                                    struct netdev_hw_addr_list *mc_list)
3135 {
3136         u32 mfilt[2], val;
3137         u8 pos;
3138         struct netdev_hw_addr *ha;
3139
3140         mfilt[0] = 0;
3141         mfilt[1] = 1;
3142
3143         netdev_hw_addr_list_for_each(ha, mc_list) {
3144                 /* calculate XOR of eight 6-bit values */
3145                 val = get_unaligned_le32(ha->addr + 0);
3146                 pos = (val >> 18) ^ (val >> 12) ^ (val >> 6) ^ val;
3147                 val = get_unaligned_le32(ha->addr + 3);
3148                 pos ^= (val >> 18) ^ (val >> 12) ^ (val >> 6) ^ val;
3149                 pos &= 0x3f;
3150                 mfilt[pos / 32] |= (1 << (pos % 32));
3151                 /* XXX: we might be able to just do this instead,
3152                 * but not sure, needs testing, if we do use this we'd
3153                 * neet to inform below to not reset the mcast */
3154                 /* ath5k_hw_set_mcast_filterindex(ah,
3155                  *      ha->addr[5]); */
3156         }
3157
3158         return ((u64)(mfilt[1]) << 32) | mfilt[0];
3159 }
3160
3161 #define SUPPORTED_FIF_FLAGS \
3162         FIF_PROMISC_IN_BSS |  FIF_ALLMULTI | FIF_FCSFAIL | \
3163         FIF_PLCPFAIL | FIF_CONTROL | FIF_OTHER_BSS | \
3164         FIF_BCN_PRBRESP_PROMISC
3165 /*
3166  * o always accept unicast, broadcast, and multicast traffic
3167  * o multicast traffic for all BSSIDs will be enabled if mac80211
3168  *   says it should be
3169  * o maintain current state of phy ofdm or phy cck error reception.
3170  *   If the hardware detects any of these type of errors then
3171  *   ath5k_hw_get_rx_filter() will pass to us the respective
3172  *   hardware filters to be able to receive these type of frames.
3173  * o probe request frames are accepted only when operating in
3174  *   hostap, adhoc, or monitor modes
3175  * o enable promiscuous mode according to the interface state
3176  * o accept beacons:
3177  *   - when operating in adhoc mode so the 802.11 layer creates
3178  *     node table entries for peers,
3179  *   - when operating in station mode for collecting rssi data when
3180  *     the station is otherwise quiet, or
3181  *   - when scanning
3182  */
3183 static void ath5k_configure_filter(struct ieee80211_hw *hw,
3184                 unsigned int changed_flags,
3185                 unsigned int *new_flags,
3186                 u64 multicast)
3187 {
3188         struct ath5k_softc *sc = hw->priv;
3189         struct ath5k_hw *ah = sc->ah;
3190         u32 mfilt[2], rfilt;
3191
3192         mutex_lock(&sc->lock);
3193
3194         mfilt[0] = multicast;
3195         mfilt[1] = multicast >> 32;
3196
3197         /* Only deal with supported flags */
3198         changed_flags &= SUPPORTED_FIF_FLAGS;
3199         *new_flags &= SUPPORTED_FIF_FLAGS;
3200
3201         /* If HW detects any phy or radar errors, leave those filters on.
3202          * Also, always enable Unicast, Broadcasts and Multicast
3203          * XXX: move unicast, bssid broadcasts and multicast to mac80211 */
3204         rfilt = (ath5k_hw_get_rx_filter(ah) & (AR5K_RX_FILTER_PHYERR)) |
3205                 (AR5K_RX_FILTER_UCAST | AR5K_RX_FILTER_BCAST |
3206                 AR5K_RX_FILTER_MCAST);
3207
3208         if (changed_flags & (FIF_PROMISC_IN_BSS | FIF_OTHER_BSS)) {
3209                 if (*new_flags & FIF_PROMISC_IN_BSS) {
3210                         __set_bit(ATH_STAT_PROMISC, sc->status);
3211                 } else {
3212                         __clear_bit(ATH_STAT_PROMISC, sc->status);
3213                 }
3214         }
3215
3216         if (test_bit(ATH_STAT_PROMISC, sc->status))
3217                 rfilt |= AR5K_RX_FILTER_PROM;
3218
3219         /* Note, AR5K_RX_FILTER_MCAST is already enabled */
3220         if (*new_flags & FIF_ALLMULTI) {
3221                 mfilt[0] =  ~0;
3222                 mfilt[1] =  ~0;
3223         }
3224
3225         /* This is the best we can do */
3226         if (*new_flags & (FIF_FCSFAIL | FIF_PLCPFAIL))
3227                 rfilt |= AR5K_RX_FILTER_PHYERR;
3228
3229         /* FIF_BCN_PRBRESP_PROMISC really means to enable beacons
3230         * and probes for any BSSID */
3231         if (*new_flags & FIF_BCN_PRBRESP_PROMISC)
3232                 rfilt |= AR5K_RX_FILTER_BEACON;
3233
3234         /* FIF_CONTROL doc says that if FIF_PROMISC_IN_BSS is not
3235          * set we should only pass on control frames for this
3236          * station. This needs testing. I believe right now this
3237          * enables *all* control frames, which is OK.. but
3238          * but we should see if we can improve on granularity */
3239         if (*new_flags & FIF_CONTROL)
3240                 rfilt |= AR5K_RX_FILTER_CONTROL;
3241
3242         /* Additional settings per mode -- this is per ath5k */
3243
3244         /* XXX move these to mac80211, and add a beacon IFF flag to mac80211 */
3245
3246         switch (sc->opmode) {
3247         case NL80211_IFTYPE_MESH_POINT:
3248                 rfilt |= AR5K_RX_FILTER_CONTROL |
3249                          AR5K_RX_FILTER_BEACON |
3250                          AR5K_RX_FILTER_PROBEREQ |
3251                          AR5K_RX_FILTER_PROM;
3252                 break;
3253         case NL80211_IFTYPE_AP:
3254         case NL80211_IFTYPE_ADHOC:
3255                 rfilt |= AR5K_RX_FILTER_PROBEREQ |
3256                          AR5K_RX_FILTER_BEACON;
3257                 break;
3258         case NL80211_IFTYPE_STATION:
3259                 if (sc->assoc)
3260                         rfilt |= AR5K_RX_FILTER_BEACON;
3261         default:
3262                 break;
3263         }
3264
3265         /* Set filters */
3266         ath5k_hw_set_rx_filter(ah, rfilt);
3267
3268         /* Set multicast bits */
3269         ath5k_hw_set_mcast_filter(ah, mfilt[0], mfilt[1]);
3270         /* Set the cached hw filter flags, this will later actually
3271          * be set in HW */
3272         sc->filter_flags = rfilt;
3273
3274         mutex_unlock(&sc->lock);
3275 }
3276
3277 static int
3278 ath5k_set_key(struct ieee80211_hw *hw, enum set_key_cmd cmd,
3279               struct ieee80211_vif *vif, struct ieee80211_sta *sta,
3280               struct ieee80211_key_conf *key)
3281 {
3282         struct ath5k_softc *sc = hw->priv;
3283         struct ath5k_hw *ah = sc->ah;
3284         struct ath_common *common = ath5k_hw_common(ah);
3285         int ret = 0;
3286
3287         if (modparam_nohwcrypt)
3288                 return -EOPNOTSUPP;
3289
3290         if (sc->opmode == NL80211_IFTYPE_AP)
3291                 return -EOPNOTSUPP;
3292
3293         switch (key->cipher) {
3294         case WLAN_CIPHER_SUITE_WEP40:
3295         case WLAN_CIPHER_SUITE_WEP104:
3296         case WLAN_CIPHER_SUITE_TKIP:
3297                 break;
3298         case WLAN_CIPHER_SUITE_CCMP:
3299                 if (sc->ah->ah_aes_support)
3300                         break;
3301
3302                 return -EOPNOTSUPP;
3303         default:
3304                 WARN_ON(1);
3305                 return -EINVAL;
3306         }
3307
3308         mutex_lock(&sc->lock);
3309
3310         switch (cmd) {
3311         case SET_KEY:
3312                 ret = ath5k_hw_set_key(sc->ah, key->keyidx, key,
3313                                        sta ? sta->addr : NULL);
3314                 if (ret) {
3315                         ATH5K_ERR(sc, "can't set the key\n");
3316                         goto unlock;
3317                 }
3318                 __set_bit(key->keyidx, common->keymap);
3319                 key->hw_key_idx = key->keyidx;
3320                 key->flags |= (IEEE80211_KEY_FLAG_GENERATE_IV |
3321                                IEEE80211_KEY_FLAG_GENERATE_MMIC);
3322                 break;
3323         case DISABLE_KEY:
3324                 ath5k_hw_reset_key(sc->ah, key->keyidx);
3325                 __clear_bit(key->keyidx, common->keymap);
3326                 break;
3327         default:
3328                 ret = -EINVAL;
3329                 goto unlock;
3330         }
3331
3332 unlock:
3333         mmiowb();
3334         mutex_unlock(&sc->lock);
3335         return ret;
3336 }
3337
3338 static int
3339 ath5k_get_stats(struct ieee80211_hw *hw,
3340                 struct ieee80211_low_level_stats *stats)
3341 {
3342         struct ath5k_softc *sc = hw->priv;
3343
3344         /* Force update */
3345         ath5k_hw_update_mib_counters(sc->ah);
3346
3347         stats->dot11ACKFailureCount = sc->stats.ack_fail;
3348         stats->dot11RTSFailureCount = sc->stats.rts_fail;
3349         stats->dot11RTSSuccessCount = sc->stats.rts_ok;
3350         stats->dot11FCSErrorCount = sc->stats.fcs_error;
3351
3352         return 0;
3353 }
3354
3355 static int ath5k_get_survey(struct ieee80211_hw *hw, int idx,
3356                 struct survey_info *survey)
3357 {
3358         struct ath5k_softc *sc = hw->priv;
3359         struct ieee80211_conf *conf = &hw->conf;
3360
3361          if (idx != 0)
3362                 return -ENOENT;
3363
3364         survey->channel = conf->channel;
3365         survey->filled = SURVEY_INFO_NOISE_DBM;
3366         survey->noise = sc->ah->ah_noise_floor;
3367
3368         return 0;
3369 }
3370
3371 static u64
3372 ath5k_get_tsf(struct ieee80211_hw *hw)
3373 {
3374         struct ath5k_softc *sc = hw->priv;
3375
3376         return ath5k_hw_get_tsf64(sc->ah);
3377 }
3378
3379 static void
3380 ath5k_set_tsf(struct ieee80211_hw *hw, u64 tsf)
3381 {
3382         struct ath5k_softc *sc = hw->priv;
3383
3384         ath5k_hw_set_tsf64(sc->ah, tsf);
3385 }
3386
3387 static void
3388 ath5k_reset_tsf(struct ieee80211_hw *hw)
3389 {
3390         struct ath5k_softc *sc = hw->priv;
3391
3392         /*
3393          * in IBSS mode we need to update the beacon timers too.
3394          * this will also reset the TSF if we call it with 0
3395          */
3396         if (sc->opmode == NL80211_IFTYPE_ADHOC)
3397                 ath5k_beacon_update_timers(sc, 0);
3398         else
3399                 ath5k_hw_reset_tsf(sc->ah);
3400 }
3401
3402 /*
3403  * Updates the beacon that is sent by ath5k_beacon_send.  For adhoc,
3404  * this is called only once at config_bss time, for AP we do it every
3405  * SWBA interrupt so that the TIM will reflect buffered frames.
3406  *
3407  * Called with the beacon lock.
3408  */
3409 static int
3410 ath5k_beacon_update(struct ieee80211_hw *hw, struct ieee80211_vif *vif)
3411 {
3412         int ret;
3413         struct ath5k_softc *sc = hw->priv;
3414         struct sk_buff *skb;
3415
3416         if (WARN_ON(!vif)) {
3417                 ret = -EINVAL;
3418                 goto out;
3419         }
3420
3421         skb = ieee80211_beacon_get(hw, vif);
3422
3423         if (!skb) {
3424                 ret = -ENOMEM;
3425                 goto out;
3426         }
3427
3428         ath5k_debug_dump_skb(sc, skb, "BC  ", 1);
3429
3430         ath5k_txbuf_free_skb(sc, sc->bbuf);
3431         sc->bbuf->skb = skb;
3432         ret = ath5k_beacon_setup(sc, sc->bbuf);
3433         if (ret)
3434                 sc->bbuf->skb = NULL;
3435 out:
3436         return ret;
3437 }
3438
3439 static void
3440 set_beacon_filter(struct ieee80211_hw *hw, bool enable)
3441 {
3442         struct ath5k_softc *sc = hw->priv;
3443         struct ath5k_hw *ah = sc->ah;
3444         u32 rfilt;
3445         rfilt = ath5k_hw_get_rx_filter(ah);
3446         if (enable)
3447                 rfilt |= AR5K_RX_FILTER_BEACON;
3448         else
3449                 rfilt &= ~AR5K_RX_FILTER_BEACON;
3450         ath5k_hw_set_rx_filter(ah, rfilt);
3451         sc->filter_flags = rfilt;
3452 }
3453
3454 static void ath5k_bss_info_changed(struct ieee80211_hw *hw,
3455                                     struct ieee80211_vif *vif,
3456                                     struct ieee80211_bss_conf *bss_conf,
3457                                     u32 changes)
3458 {
3459         struct ath5k_softc *sc = hw->priv;
3460         struct ath5k_hw *ah = sc->ah;
3461         struct ath_common *common = ath5k_hw_common(ah);
3462         unsigned long flags;
3463
3464         mutex_lock(&sc->lock);
3465         if (WARN_ON(sc->vif != vif))
3466                 goto unlock;
3467
3468         if (changes & BSS_CHANGED_BSSID) {
3469                 /* Cache for later use during resets */
3470                 memcpy(common->curbssid, bss_conf->bssid, ETH_ALEN);
3471                 common->curaid = 0;
3472                 ath5k_hw_set_bssid(ah);
3473                 mmiowb();
3474         }
3475
3476         if (changes & BSS_CHANGED_BEACON_INT)
3477                 sc->bintval = bss_conf->beacon_int;
3478
3479         if (changes & BSS_CHANGED_ASSOC) {
3480                 sc->assoc = bss_conf->assoc;
3481                 if (sc->opmode == NL80211_IFTYPE_STATION)
3482                         set_beacon_filter(hw, sc->assoc);
3483                 ath5k_hw_set_ledstate(sc->ah, sc->assoc ?
3484                         AR5K_LED_ASSOC : AR5K_LED_INIT);
3485                 if (bss_conf->assoc) {
3486                         ATH5K_DBG(sc, ATH5K_DEBUG_ANY,
3487                                   "Bss Info ASSOC %d, bssid: %pM\n",
3488                                   bss_conf->aid, common->curbssid);
3489                         common->curaid = bss_conf->aid;
3490                         ath5k_hw_set_bssid(ah);
3491                         /* Once ANI is available you would start it here */
3492                 }
3493         }
3494
3495         if (changes & BSS_CHANGED_BEACON) {
3496                 spin_lock_irqsave(&sc->block, flags);
3497                 ath5k_beacon_update(hw, vif);
3498                 spin_unlock_irqrestore(&sc->block, flags);
3499         }
3500
3501         if (changes & BSS_CHANGED_BEACON_ENABLED)
3502                 sc->enable_beacon = bss_conf->enable_beacon;
3503
3504         if (changes & (BSS_CHANGED_BEACON | BSS_CHANGED_BEACON_ENABLED |
3505                        BSS_CHANGED_BEACON_INT))
3506                 ath5k_beacon_config(sc);
3507
3508  unlock:
3509         mutex_unlock(&sc->lock);
3510 }
3511
3512 static void ath5k_sw_scan_start(struct ieee80211_hw *hw)
3513 {
3514         struct ath5k_softc *sc = hw->priv;
3515         if (!sc->assoc)
3516                 ath5k_hw_set_ledstate(sc->ah, AR5K_LED_SCAN);
3517 }
3518
3519 static void ath5k_sw_scan_complete(struct ieee80211_hw *hw)
3520 {
3521         struct ath5k_softc *sc = hw->priv;
3522         ath5k_hw_set_ledstate(sc->ah, sc->assoc ?
3523                 AR5K_LED_ASSOC : AR5K_LED_INIT);
3524 }
3525
3526 /**
3527  * ath5k_set_coverage_class - Set IEEE 802.11 coverage class
3528  *
3529  * @hw: struct ieee80211_hw pointer
3530  * @coverage_class: IEEE 802.11 coverage class number
3531  *
3532  * Mac80211 callback. Sets slot time, ACK timeout and CTS timeout for given
3533  * coverage class. The values are persistent, they are restored after device
3534  * reset.
3535  */
3536 static void ath5k_set_coverage_class(struct ieee80211_hw *hw, u8 coverage_class)
3537 {
3538         struct ath5k_softc *sc = hw->priv;
3539
3540         mutex_lock(&sc->lock);
3541         ath5k_hw_set_coverage_class(sc->ah, coverage_class);
3542         mutex_unlock(&sc->lock);
3543 }