]> bbs.cooldavid.org Git - net-next-2.6.git/blob - drivers/ata/sata_promise.c
09a6179f5de38ec0763807d73a25f415674dc0bb
[net-next-2.6.git] / drivers / ata / sata_promise.c
1 /*
2  *  sata_promise.c - Promise SATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Mikael Pettersson <mikpe@it.uu.se>
6  *                  Please ALWAYS copy linux-ide@vger.kernel.org
7  *                  on emails.
8  *
9  *  Copyright 2003-2004 Red Hat, Inc.
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Hardware information only available under NDA.
31  *
32  */
33
34 #include <linux/kernel.h>
35 #include <linux/module.h>
36 #include <linux/gfp.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/blkdev.h>
40 #include <linux/delay.h>
41 #include <linux/interrupt.h>
42 #include <linux/device.h>
43 #include <scsi/scsi.h>
44 #include <scsi/scsi_host.h>
45 #include <scsi/scsi_cmnd.h>
46 #include <linux/libata.h>
47 #include "sata_promise.h"
48
49 #define DRV_NAME        "sata_promise"
50 #define DRV_VERSION     "2.12"
51
52 enum {
53         PDC_MAX_PORTS           = 4,
54         PDC_MMIO_BAR            = 3,
55         PDC_MAX_PRD             = LIBATA_MAX_PRD - 1, /* -1 for ASIC PRD bug workaround */
56
57         /* host register offsets (from host->iomap[PDC_MMIO_BAR]) */
58         PDC_INT_SEQMASK         = 0x40, /* Mask of asserted SEQ INTs */
59         PDC_FLASH_CTL           = 0x44, /* Flash control register */
60         PDC_PCI_CTL             = 0x48, /* PCI control/status reg */
61         PDC_SATA_PLUG_CSR       = 0x6C, /* SATA Plug control/status reg */
62         PDC2_SATA_PLUG_CSR      = 0x60, /* SATAII Plug control/status reg */
63         PDC_TBG_MODE            = 0x41C, /* TBG mode (not SATAII) */
64         PDC_SLEW_CTL            = 0x470, /* slew rate control reg (not SATAII) */
65
66         /* per-port ATA register offsets (from ap->ioaddr.cmd_addr) */
67         PDC_FEATURE             = 0x04, /* Feature/Error reg (per port) */
68         PDC_SECTOR_COUNT        = 0x08, /* Sector count reg (per port) */
69         PDC_SECTOR_NUMBER       = 0x0C, /* Sector number reg (per port) */
70         PDC_CYLINDER_LOW        = 0x10, /* Cylinder low reg (per port) */
71         PDC_CYLINDER_HIGH       = 0x14, /* Cylinder high reg (per port) */
72         PDC_DEVICE              = 0x18, /* Device/Head reg (per port) */
73         PDC_COMMAND             = 0x1C, /* Command/status reg (per port) */
74         PDC_ALTSTATUS           = 0x38, /* Alternate-status/device-control reg (per port) */
75         PDC_PKT_SUBMIT          = 0x40, /* Command packet pointer addr */
76         PDC_GLOBAL_CTL          = 0x48, /* Global control/status (per port) */
77         PDC_CTLSTAT             = 0x60, /* IDE control and status (per port) */
78
79         /* per-port SATA register offsets (from ap->ioaddr.scr_addr) */
80         PDC_SATA_ERROR          = 0x04,
81         PDC_PHYMODE4            = 0x14,
82         PDC_LINK_LAYER_ERRORS   = 0x6C,
83         PDC_FPDMA_CTLSTAT       = 0xD8,
84         PDC_INTERNAL_DEBUG_1    = 0xF8, /* also used for PATA */
85         PDC_INTERNAL_DEBUG_2    = 0xFC, /* also used for PATA */
86
87         /* PDC_FPDMA_CTLSTAT bit definitions */
88         PDC_FPDMA_CTLSTAT_RESET                 = 1 << 3,
89         PDC_FPDMA_CTLSTAT_DMASETUP_INT_FLAG     = 1 << 10,
90         PDC_FPDMA_CTLSTAT_SETDB_INT_FLAG        = 1 << 11,
91
92         /* PDC_GLOBAL_CTL bit definitions */
93         PDC_PH_ERR              = (1 <<  8), /* PCI error while loading packet */
94         PDC_SH_ERR              = (1 <<  9), /* PCI error while loading S/G table */
95         PDC_DH_ERR              = (1 << 10), /* PCI error while loading data */
96         PDC2_HTO_ERR            = (1 << 12), /* host bus timeout */
97         PDC2_ATA_HBA_ERR        = (1 << 13), /* error during SATA DATA FIS transmission */
98         PDC2_ATA_DMA_CNT_ERR    = (1 << 14), /* DMA DATA FIS size differs from S/G count */
99         PDC_OVERRUN_ERR         = (1 << 19), /* S/G byte count larger than HD requires */
100         PDC_UNDERRUN_ERR        = (1 << 20), /* S/G byte count less than HD requires */
101         PDC_DRIVE_ERR           = (1 << 21), /* drive error */
102         PDC_PCI_SYS_ERR         = (1 << 22), /* PCI system error */
103         PDC1_PCI_PARITY_ERR     = (1 << 23), /* PCI parity error (from SATA150 driver) */
104         PDC1_ERR_MASK           = PDC1_PCI_PARITY_ERR,
105         PDC2_ERR_MASK           = PDC2_HTO_ERR | PDC2_ATA_HBA_ERR |
106                                   PDC2_ATA_DMA_CNT_ERR,
107         PDC_ERR_MASK            = PDC_PH_ERR | PDC_SH_ERR | PDC_DH_ERR |
108                                   PDC_OVERRUN_ERR | PDC_UNDERRUN_ERR |
109                                   PDC_DRIVE_ERR | PDC_PCI_SYS_ERR |
110                                   PDC1_ERR_MASK | PDC2_ERR_MASK,
111
112         board_2037x             = 0,    /* FastTrak S150 TX2plus */
113         board_2037x_pata        = 1,    /* FastTrak S150 TX2plus PATA port */
114         board_20319             = 2,    /* FastTrak S150 TX4 */
115         board_20619             = 3,    /* FastTrak TX4000 */
116         board_2057x             = 4,    /* SATAII150 Tx2plus */
117         board_2057x_pata        = 5,    /* SATAII150 Tx2plus PATA port */
118         board_40518             = 6,    /* SATAII150 Tx4 */
119
120         PDC_HAS_PATA            = (1 << 1), /* PDC20375/20575 has PATA */
121
122         /* Sequence counter control registers bit definitions */
123         PDC_SEQCNTRL_INT_MASK   = (1 << 5), /* Sequence Interrupt Mask */
124
125         /* Feature register values */
126         PDC_FEATURE_ATAPI_PIO   = 0x00, /* ATAPI data xfer by PIO */
127         PDC_FEATURE_ATAPI_DMA   = 0x01, /* ATAPI data xfer by DMA */
128
129         /* Device/Head register values */
130         PDC_DEVICE_SATA         = 0xE0, /* Device/Head value for SATA devices */
131
132         /* PDC_CTLSTAT bit definitions */
133         PDC_DMA_ENABLE          = (1 << 7),
134         PDC_IRQ_DISABLE         = (1 << 10),
135         PDC_RESET               = (1 << 11), /* HDMA reset */
136
137         PDC_COMMON_FLAGS        = ATA_FLAG_NO_LEGACY |
138                                   ATA_FLAG_MMIO |
139                                   ATA_FLAG_PIO_POLLING,
140
141         /* ap->flags bits */
142         PDC_FLAG_GEN_II         = (1 << 24),
143         PDC_FLAG_SATA_PATA      = (1 << 25), /* supports SATA + PATA */
144         PDC_FLAG_4_PORTS        = (1 << 26), /* 4 ports */
145 };
146
147 struct pdc_port_priv {
148         u8                      *pkt;
149         dma_addr_t              pkt_dma;
150 };
151
152 static int pdc_sata_scr_read(struct ata_link *link, unsigned int sc_reg, u32 *val);
153 static int pdc_sata_scr_write(struct ata_link *link, unsigned int sc_reg, u32 val);
154 static int pdc_ata_init_one(struct pci_dev *pdev, const struct pci_device_id *ent);
155 static int pdc_common_port_start(struct ata_port *ap);
156 static int pdc_sata_port_start(struct ata_port *ap);
157 static void pdc_qc_prep(struct ata_queued_cmd *qc);
158 static void pdc_tf_load_mmio(struct ata_port *ap, const struct ata_taskfile *tf);
159 static void pdc_exec_command_mmio(struct ata_port *ap, const struct ata_taskfile *tf);
160 static int pdc_check_atapi_dma(struct ata_queued_cmd *qc);
161 static int pdc_old_sata_check_atapi_dma(struct ata_queued_cmd *qc);
162 static void pdc_irq_clear(struct ata_port *ap);
163 static unsigned int pdc_qc_issue(struct ata_queued_cmd *qc);
164 static void pdc_freeze(struct ata_port *ap);
165 static void pdc_sata_freeze(struct ata_port *ap);
166 static void pdc_thaw(struct ata_port *ap);
167 static void pdc_sata_thaw(struct ata_port *ap);
168 static int pdc_pata_softreset(struct ata_link *link, unsigned int *class,
169                               unsigned long deadline);
170 static int pdc_sata_hardreset(struct ata_link *link, unsigned int *class,
171                               unsigned long deadline);
172 static void pdc_error_handler(struct ata_port *ap);
173 static void pdc_post_internal_cmd(struct ata_queued_cmd *qc);
174 static int pdc_pata_cable_detect(struct ata_port *ap);
175 static int pdc_sata_cable_detect(struct ata_port *ap);
176
177 static struct scsi_host_template pdc_ata_sht = {
178         ATA_BASE_SHT(DRV_NAME),
179         .sg_tablesize           = PDC_MAX_PRD,
180         .dma_boundary           = ATA_DMA_BOUNDARY,
181 };
182
183 static const struct ata_port_operations pdc_common_ops = {
184         .inherits               = &ata_sff_port_ops,
185
186         .sff_tf_load            = pdc_tf_load_mmio,
187         .sff_exec_command       = pdc_exec_command_mmio,
188         .check_atapi_dma        = pdc_check_atapi_dma,
189         .qc_prep                = pdc_qc_prep,
190         .qc_issue               = pdc_qc_issue,
191
192         .sff_irq_clear          = pdc_irq_clear,
193         .lost_interrupt         = ATA_OP_NULL,
194
195         .post_internal_cmd      = pdc_post_internal_cmd,
196         .error_handler          = pdc_error_handler,
197 };
198
199 static struct ata_port_operations pdc_sata_ops = {
200         .inherits               = &pdc_common_ops,
201         .cable_detect           = pdc_sata_cable_detect,
202         .freeze                 = pdc_sata_freeze,
203         .thaw                   = pdc_sata_thaw,
204         .scr_read               = pdc_sata_scr_read,
205         .scr_write              = pdc_sata_scr_write,
206         .port_start             = pdc_sata_port_start,
207         .hardreset              = pdc_sata_hardreset,
208 };
209
210 /* First-generation chips need a more restrictive ->check_atapi_dma op,
211    and ->freeze/thaw that ignore the hotplug controls. */
212 static struct ata_port_operations pdc_old_sata_ops = {
213         .inherits               = &pdc_sata_ops,
214         .freeze                 = pdc_freeze,
215         .thaw                   = pdc_thaw,
216         .check_atapi_dma        = pdc_old_sata_check_atapi_dma,
217 };
218
219 static struct ata_port_operations pdc_pata_ops = {
220         .inherits               = &pdc_common_ops,
221         .cable_detect           = pdc_pata_cable_detect,
222         .freeze                 = pdc_freeze,
223         .thaw                   = pdc_thaw,
224         .port_start             = pdc_common_port_start,
225         .softreset              = pdc_pata_softreset,
226 };
227
228 static const struct ata_port_info pdc_port_info[] = {
229         [board_2037x] =
230         {
231                 .flags          = PDC_COMMON_FLAGS | ATA_FLAG_SATA |
232                                   PDC_FLAG_SATA_PATA,
233                 .pio_mask       = ATA_PIO4,
234                 .mwdma_mask     = ATA_MWDMA2,
235                 .udma_mask      = ATA_UDMA6,
236                 .port_ops       = &pdc_old_sata_ops,
237         },
238
239         [board_2037x_pata] =
240         {
241                 .flags          = PDC_COMMON_FLAGS | ATA_FLAG_SLAVE_POSS,
242                 .pio_mask       = ATA_PIO4,
243                 .mwdma_mask     = ATA_MWDMA2,
244                 .udma_mask      = ATA_UDMA6,
245                 .port_ops       = &pdc_pata_ops,
246         },
247
248         [board_20319] =
249         {
250                 .flags          = PDC_COMMON_FLAGS | ATA_FLAG_SATA |
251                                   PDC_FLAG_4_PORTS,
252                 .pio_mask       = ATA_PIO4,
253                 .mwdma_mask     = ATA_MWDMA2,
254                 .udma_mask      = ATA_UDMA6,
255                 .port_ops       = &pdc_old_sata_ops,
256         },
257
258         [board_20619] =
259         {
260                 .flags          = PDC_COMMON_FLAGS | ATA_FLAG_SLAVE_POSS |
261                                   PDC_FLAG_4_PORTS,
262                 .pio_mask       = ATA_PIO4,
263                 .mwdma_mask     = ATA_MWDMA2,
264                 .udma_mask      = ATA_UDMA6,
265                 .port_ops       = &pdc_pata_ops,
266         },
267
268         [board_2057x] =
269         {
270                 .flags          = PDC_COMMON_FLAGS | ATA_FLAG_SATA |
271                                   PDC_FLAG_GEN_II | PDC_FLAG_SATA_PATA,
272                 .pio_mask       = ATA_PIO4,
273                 .mwdma_mask     = ATA_MWDMA2,
274                 .udma_mask      = ATA_UDMA6,
275                 .port_ops       = &pdc_sata_ops,
276         },
277
278         [board_2057x_pata] =
279         {
280                 .flags          = PDC_COMMON_FLAGS | ATA_FLAG_SLAVE_POSS |
281                                   PDC_FLAG_GEN_II,
282                 .pio_mask       = ATA_PIO4,
283                 .mwdma_mask     = ATA_MWDMA2,
284                 .udma_mask      = ATA_UDMA6,
285                 .port_ops       = &pdc_pata_ops,
286         },
287
288         [board_40518] =
289         {
290                 .flags          = PDC_COMMON_FLAGS | ATA_FLAG_SATA |
291                                   PDC_FLAG_GEN_II | PDC_FLAG_4_PORTS,
292                 .pio_mask       = ATA_PIO4,
293                 .mwdma_mask     = ATA_MWDMA2,
294                 .udma_mask      = ATA_UDMA6,
295                 .port_ops       = &pdc_sata_ops,
296         },
297 };
298
299 static const struct pci_device_id pdc_ata_pci_tbl[] = {
300         { PCI_VDEVICE(PROMISE, 0x3371), board_2037x },
301         { PCI_VDEVICE(PROMISE, 0x3373), board_2037x },
302         { PCI_VDEVICE(PROMISE, 0x3375), board_2037x },
303         { PCI_VDEVICE(PROMISE, 0x3376), board_2037x },
304         { PCI_VDEVICE(PROMISE, 0x3570), board_2057x },
305         { PCI_VDEVICE(PROMISE, 0x3571), board_2057x },
306         { PCI_VDEVICE(PROMISE, 0x3574), board_2057x },
307         { PCI_VDEVICE(PROMISE, 0x3577), board_2057x },
308         { PCI_VDEVICE(PROMISE, 0x3d73), board_2057x },
309         { PCI_VDEVICE(PROMISE, 0x3d75), board_2057x },
310
311         { PCI_VDEVICE(PROMISE, 0x3318), board_20319 },
312         { PCI_VDEVICE(PROMISE, 0x3319), board_20319 },
313         { PCI_VDEVICE(PROMISE, 0x3515), board_40518 },
314         { PCI_VDEVICE(PROMISE, 0x3519), board_40518 },
315         { PCI_VDEVICE(PROMISE, 0x3d17), board_40518 },
316         { PCI_VDEVICE(PROMISE, 0x3d18), board_40518 },
317
318         { PCI_VDEVICE(PROMISE, 0x6629), board_20619 },
319
320         { }     /* terminate list */
321 };
322
323 static struct pci_driver pdc_ata_pci_driver = {
324         .name                   = DRV_NAME,
325         .id_table               = pdc_ata_pci_tbl,
326         .probe                  = pdc_ata_init_one,
327         .remove                 = ata_pci_remove_one,
328 };
329
330 static int pdc_common_port_start(struct ata_port *ap)
331 {
332         struct device *dev = ap->host->dev;
333         struct pdc_port_priv *pp;
334         int rc;
335
336         /* we use the same prd table as bmdma, allocate it */
337         rc = ata_bmdma_port_start(ap);
338         if (rc)
339                 return rc;
340
341         pp = devm_kzalloc(dev, sizeof(*pp), GFP_KERNEL);
342         if (!pp)
343                 return -ENOMEM;
344
345         pp->pkt = dmam_alloc_coherent(dev, 128, &pp->pkt_dma, GFP_KERNEL);
346         if (!pp->pkt)
347                 return -ENOMEM;
348
349         ap->private_data = pp;
350
351         return 0;
352 }
353
354 static int pdc_sata_port_start(struct ata_port *ap)
355 {
356         int rc;
357
358         rc = pdc_common_port_start(ap);
359         if (rc)
360                 return rc;
361
362         /* fix up PHYMODE4 align timing */
363         if (ap->flags & PDC_FLAG_GEN_II) {
364                 void __iomem *sata_mmio = ap->ioaddr.scr_addr;
365                 unsigned int tmp;
366
367                 tmp = readl(sata_mmio + PDC_PHYMODE4);
368                 tmp = (tmp & ~3) | 1;   /* set bits 1:0 = 0:1 */
369                 writel(tmp, sata_mmio + PDC_PHYMODE4);
370         }
371
372         return 0;
373 }
374
375 static void pdc_fpdma_clear_interrupt_flag(struct ata_port *ap)
376 {
377         void __iomem *sata_mmio = ap->ioaddr.scr_addr;
378         u32 tmp;
379
380         tmp = readl(sata_mmio + PDC_FPDMA_CTLSTAT);
381         tmp |= PDC_FPDMA_CTLSTAT_DMASETUP_INT_FLAG;
382         tmp |= PDC_FPDMA_CTLSTAT_SETDB_INT_FLAG;
383
384         /* It's not allowed to write to the entire FPDMA_CTLSTAT register
385            when NCQ is running. So do a byte-sized write to bits 10 and 11. */
386         writeb(tmp >> 8, sata_mmio + PDC_FPDMA_CTLSTAT + 1);
387         readb(sata_mmio + PDC_FPDMA_CTLSTAT + 1); /* flush */
388 }
389
390 static void pdc_fpdma_reset(struct ata_port *ap)
391 {
392         void __iomem *sata_mmio = ap->ioaddr.scr_addr;
393         u8 tmp;
394
395         tmp = (u8)readl(sata_mmio + PDC_FPDMA_CTLSTAT);
396         tmp &= 0x7F;
397         tmp |= PDC_FPDMA_CTLSTAT_RESET;
398         writeb(tmp, sata_mmio + PDC_FPDMA_CTLSTAT);
399         readl(sata_mmio + PDC_FPDMA_CTLSTAT); /* flush */
400         udelay(100);
401         tmp &= ~PDC_FPDMA_CTLSTAT_RESET;
402         writeb(tmp, sata_mmio + PDC_FPDMA_CTLSTAT);
403         readl(sata_mmio + PDC_FPDMA_CTLSTAT); /* flush */
404
405         pdc_fpdma_clear_interrupt_flag(ap);
406 }
407
408 static void pdc_not_at_command_packet_phase(struct ata_port *ap)
409 {
410         void __iomem *sata_mmio = ap->ioaddr.scr_addr;
411         unsigned int i;
412         u32 tmp;
413
414         /* check not at ASIC packet command phase */
415         for (i = 0; i < 100; ++i) {
416                 writel(0, sata_mmio + PDC_INTERNAL_DEBUG_1);
417                 tmp = readl(sata_mmio + PDC_INTERNAL_DEBUG_2);
418                 if ((tmp & 0xF) != 1)
419                         break;
420                 udelay(100);
421         }
422 }
423
424 static void pdc_clear_internal_debug_record_error_register(struct ata_port *ap)
425 {
426         void __iomem *sata_mmio = ap->ioaddr.scr_addr;
427
428         writel(0xffffffff, sata_mmio + PDC_SATA_ERROR);
429         writel(0xffff0000, sata_mmio + PDC_LINK_LAYER_ERRORS);
430 }
431
432 static void pdc_reset_port(struct ata_port *ap)
433 {
434         void __iomem *ata_ctlstat_mmio = ap->ioaddr.cmd_addr + PDC_CTLSTAT;
435         unsigned int i;
436         u32 tmp;
437
438         if (ap->flags & PDC_FLAG_GEN_II)
439                 pdc_not_at_command_packet_phase(ap);
440
441         tmp = readl(ata_ctlstat_mmio);
442         tmp |= PDC_RESET;
443         writel(tmp, ata_ctlstat_mmio);
444
445         for (i = 11; i > 0; i--) {
446                 tmp = readl(ata_ctlstat_mmio);
447                 if (tmp & PDC_RESET)
448                         break;
449
450                 udelay(100);
451
452                 tmp |= PDC_RESET;
453                 writel(tmp, ata_ctlstat_mmio);
454         }
455
456         tmp &= ~PDC_RESET;
457         writel(tmp, ata_ctlstat_mmio);
458         readl(ata_ctlstat_mmio);        /* flush */
459
460         if (sata_scr_valid(&ap->link) && (ap->flags & PDC_FLAG_GEN_II)) {
461                 pdc_fpdma_reset(ap);
462                 pdc_clear_internal_debug_record_error_register(ap);
463         }
464 }
465
466 static int pdc_pata_cable_detect(struct ata_port *ap)
467 {
468         u8 tmp;
469         void __iomem *ata_mmio = ap->ioaddr.cmd_addr;
470
471         tmp = readb(ata_mmio + PDC_CTLSTAT + 3);
472         if (tmp & 0x01)
473                 return ATA_CBL_PATA40;
474         return ATA_CBL_PATA80;
475 }
476
477 static int pdc_sata_cable_detect(struct ata_port *ap)
478 {
479         return ATA_CBL_SATA;
480 }
481
482 static int pdc_sata_scr_read(struct ata_link *link,
483                              unsigned int sc_reg, u32 *val)
484 {
485         if (sc_reg > SCR_CONTROL)
486                 return -EINVAL;
487         *val = readl(link->ap->ioaddr.scr_addr + (sc_reg * 4));
488         return 0;
489 }
490
491 static int pdc_sata_scr_write(struct ata_link *link,
492                               unsigned int sc_reg, u32 val)
493 {
494         if (sc_reg > SCR_CONTROL)
495                 return -EINVAL;
496         writel(val, link->ap->ioaddr.scr_addr + (sc_reg * 4));
497         return 0;
498 }
499
500 static void pdc_atapi_pkt(struct ata_queued_cmd *qc)
501 {
502         struct ata_port *ap = qc->ap;
503         dma_addr_t sg_table = ap->prd_dma;
504         unsigned int cdb_len = qc->dev->cdb_len;
505         u8 *cdb = qc->cdb;
506         struct pdc_port_priv *pp = ap->private_data;
507         u8 *buf = pp->pkt;
508         __le32 *buf32 = (__le32 *) buf;
509         unsigned int dev_sel, feature;
510
511         /* set control bits (byte 0), zero delay seq id (byte 3),
512          * and seq id (byte 2)
513          */
514         switch (qc->tf.protocol) {
515         case ATAPI_PROT_DMA:
516                 if (!(qc->tf.flags & ATA_TFLAG_WRITE))
517                         buf32[0] = cpu_to_le32(PDC_PKT_READ);
518                 else
519                         buf32[0] = 0;
520                 break;
521         case ATAPI_PROT_NODATA:
522                 buf32[0] = cpu_to_le32(PDC_PKT_NODATA);
523                 break;
524         default:
525                 BUG();
526                 break;
527         }
528         buf32[1] = cpu_to_le32(sg_table);       /* S/G table addr */
529         buf32[2] = 0;                           /* no next-packet */
530
531         /* select drive */
532         if (sata_scr_valid(&ap->link))
533                 dev_sel = PDC_DEVICE_SATA;
534         else
535                 dev_sel = qc->tf.device;
536
537         buf[12] = (1 << 5) | ATA_REG_DEVICE;
538         buf[13] = dev_sel;
539         buf[14] = (1 << 5) | ATA_REG_DEVICE | PDC_PKT_CLEAR_BSY;
540         buf[15] = dev_sel; /* once more, waiting for BSY to clear */
541
542         buf[16] = (1 << 5) | ATA_REG_NSECT;
543         buf[17] = qc->tf.nsect;
544         buf[18] = (1 << 5) | ATA_REG_LBAL;
545         buf[19] = qc->tf.lbal;
546
547         /* set feature and byte counter registers */
548         if (qc->tf.protocol != ATAPI_PROT_DMA)
549                 feature = PDC_FEATURE_ATAPI_PIO;
550         else
551                 feature = PDC_FEATURE_ATAPI_DMA;
552
553         buf[20] = (1 << 5) | ATA_REG_FEATURE;
554         buf[21] = feature;
555         buf[22] = (1 << 5) | ATA_REG_BYTEL;
556         buf[23] = qc->tf.lbam;
557         buf[24] = (1 << 5) | ATA_REG_BYTEH;
558         buf[25] = qc->tf.lbah;
559
560         /* send ATAPI packet command 0xA0 */
561         buf[26] = (1 << 5) | ATA_REG_CMD;
562         buf[27] = qc->tf.command;
563
564         /* select drive and check DRQ */
565         buf[28] = (1 << 5) | ATA_REG_DEVICE | PDC_PKT_WAIT_DRDY;
566         buf[29] = dev_sel;
567
568         /* we can represent cdb lengths 2/4/6/8/10/12/14/16 */
569         BUG_ON(cdb_len & ~0x1E);
570
571         /* append the CDB as the final part */
572         buf[30] = (((cdb_len >> 1) & 7) << 5) | ATA_REG_DATA | PDC_LAST_REG;
573         memcpy(buf+31, cdb, cdb_len);
574 }
575
576 /**
577  *      pdc_fill_sg - Fill PCI IDE PRD table
578  *      @qc: Metadata associated with taskfile to be transferred
579  *
580  *      Fill PCI IDE PRD (scatter-gather) table with segments
581  *      associated with the current disk command.
582  *      Make sure hardware does not choke on it.
583  *
584  *      LOCKING:
585  *      spin_lock_irqsave(host lock)
586  *
587  */
588 static void pdc_fill_sg(struct ata_queued_cmd *qc)
589 {
590         struct ata_port *ap = qc->ap;
591         struct scatterlist *sg;
592         const u32 SG_COUNT_ASIC_BUG = 41*4;
593         unsigned int si, idx;
594         u32 len;
595
596         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
597                 return;
598
599         idx = 0;
600         for_each_sg(qc->sg, sg, qc->n_elem, si) {
601                 u32 addr, offset;
602                 u32 sg_len;
603
604                 /* determine if physical DMA addr spans 64K boundary.
605                  * Note h/w doesn't support 64-bit, so we unconditionally
606                  * truncate dma_addr_t to u32.
607                  */
608                 addr = (u32) sg_dma_address(sg);
609                 sg_len = sg_dma_len(sg);
610
611                 while (sg_len) {
612                         offset = addr & 0xffff;
613                         len = sg_len;
614                         if ((offset + sg_len) > 0x10000)
615                                 len = 0x10000 - offset;
616
617                         ap->prd[idx].addr = cpu_to_le32(addr);
618                         ap->prd[idx].flags_len = cpu_to_le32(len & 0xffff);
619                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
620
621                         idx++;
622                         sg_len -= len;
623                         addr += len;
624                 }
625         }
626
627         len = le32_to_cpu(ap->prd[idx - 1].flags_len);
628
629         if (len > SG_COUNT_ASIC_BUG) {
630                 u32 addr;
631
632                 VPRINTK("Splitting last PRD.\n");
633
634                 addr = le32_to_cpu(ap->prd[idx - 1].addr);
635                 ap->prd[idx - 1].flags_len = cpu_to_le32(len - SG_COUNT_ASIC_BUG);
636                 VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx - 1, addr, SG_COUNT_ASIC_BUG);
637
638                 addr = addr + len - SG_COUNT_ASIC_BUG;
639                 len = SG_COUNT_ASIC_BUG;
640                 ap->prd[idx].addr = cpu_to_le32(addr);
641                 ap->prd[idx].flags_len = cpu_to_le32(len);
642                 VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
643
644                 idx++;
645         }
646
647         ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
648 }
649
650 static void pdc_qc_prep(struct ata_queued_cmd *qc)
651 {
652         struct pdc_port_priv *pp = qc->ap->private_data;
653         unsigned int i;
654
655         VPRINTK("ENTER\n");
656
657         switch (qc->tf.protocol) {
658         case ATA_PROT_DMA:
659                 pdc_fill_sg(qc);
660                 /*FALLTHROUGH*/
661         case ATA_PROT_NODATA:
662                 i = pdc_pkt_header(&qc->tf, qc->ap->prd_dma,
663                                    qc->dev->devno, pp->pkt);
664                 if (qc->tf.flags & ATA_TFLAG_LBA48)
665                         i = pdc_prep_lba48(&qc->tf, pp->pkt, i);
666                 else
667                         i = pdc_prep_lba28(&qc->tf, pp->pkt, i);
668                 pdc_pkt_footer(&qc->tf, pp->pkt, i);
669                 break;
670         case ATAPI_PROT_PIO:
671                 pdc_fill_sg(qc);
672                 break;
673         case ATAPI_PROT_DMA:
674                 pdc_fill_sg(qc);
675                 /*FALLTHROUGH*/
676         case ATAPI_PROT_NODATA:
677                 pdc_atapi_pkt(qc);
678                 break;
679         default:
680                 break;
681         }
682 }
683
684 static int pdc_is_sataii_tx4(unsigned long flags)
685 {
686         const unsigned long mask = PDC_FLAG_GEN_II | PDC_FLAG_4_PORTS;
687         return (flags & mask) == mask;
688 }
689
690 static unsigned int pdc_port_no_to_ata_no(unsigned int port_no,
691                                           int is_sataii_tx4)
692 {
693         static const unsigned char sataii_tx4_port_remap[4] = { 3, 1, 0, 2};
694         return is_sataii_tx4 ? sataii_tx4_port_remap[port_no] : port_no;
695 }
696
697 static unsigned int pdc_sata_nr_ports(const struct ata_port *ap)
698 {
699         return (ap->flags & PDC_FLAG_4_PORTS) ? 4 : 2;
700 }
701
702 static unsigned int pdc_sata_ata_port_to_ata_no(const struct ata_port *ap)
703 {
704         const struct ata_host *host = ap->host;
705         unsigned int nr_ports = pdc_sata_nr_ports(ap);
706         unsigned int i;
707
708         for (i = 0; i < nr_ports && host->ports[i] != ap; ++i)
709                 ;
710         BUG_ON(i >= nr_ports);
711         return pdc_port_no_to_ata_no(i, pdc_is_sataii_tx4(ap->flags));
712 }
713
714 static void pdc_freeze(struct ata_port *ap)
715 {
716         void __iomem *ata_mmio = ap->ioaddr.cmd_addr;
717         u32 tmp;
718
719         tmp = readl(ata_mmio + PDC_CTLSTAT);
720         tmp |= PDC_IRQ_DISABLE;
721         tmp &= ~PDC_DMA_ENABLE;
722         writel(tmp, ata_mmio + PDC_CTLSTAT);
723         readl(ata_mmio + PDC_CTLSTAT); /* flush */
724 }
725
726 static void pdc_sata_freeze(struct ata_port *ap)
727 {
728         struct ata_host *host = ap->host;
729         void __iomem *host_mmio = host->iomap[PDC_MMIO_BAR];
730         unsigned int hotplug_offset = PDC2_SATA_PLUG_CSR;
731         unsigned int ata_no = pdc_sata_ata_port_to_ata_no(ap);
732         u32 hotplug_status;
733
734         /* Disable hotplug events on this port.
735          *
736          * Locking:
737          * 1) hotplug register accesses must be serialised via host->lock
738          * 2) ap->lock == &ap->host->lock
739          * 3) ->freeze() and ->thaw() are called with ap->lock held
740          */
741         hotplug_status = readl(host_mmio + hotplug_offset);
742         hotplug_status |= 0x11 << (ata_no + 16);
743         writel(hotplug_status, host_mmio + hotplug_offset);
744         readl(host_mmio + hotplug_offset); /* flush */
745
746         pdc_freeze(ap);
747 }
748
749 static void pdc_thaw(struct ata_port *ap)
750 {
751         void __iomem *ata_mmio = ap->ioaddr.cmd_addr;
752         u32 tmp;
753
754         /* clear IRQ */
755         readl(ata_mmio + PDC_COMMAND);
756
757         /* turn IRQ back on */
758         tmp = readl(ata_mmio + PDC_CTLSTAT);
759         tmp &= ~PDC_IRQ_DISABLE;
760         writel(tmp, ata_mmio + PDC_CTLSTAT);
761         readl(ata_mmio + PDC_CTLSTAT); /* flush */
762 }
763
764 static void pdc_sata_thaw(struct ata_port *ap)
765 {
766         struct ata_host *host = ap->host;
767         void __iomem *host_mmio = host->iomap[PDC_MMIO_BAR];
768         unsigned int hotplug_offset = PDC2_SATA_PLUG_CSR;
769         unsigned int ata_no = pdc_sata_ata_port_to_ata_no(ap);
770         u32 hotplug_status;
771
772         pdc_thaw(ap);
773
774         /* Enable hotplug events on this port.
775          * Locking: see pdc_sata_freeze().
776          */
777         hotplug_status = readl(host_mmio + hotplug_offset);
778         hotplug_status |= 0x11 << ata_no;
779         hotplug_status &= ~(0x11 << (ata_no + 16));
780         writel(hotplug_status, host_mmio + hotplug_offset);
781         readl(host_mmio + hotplug_offset); /* flush */
782 }
783
784 static int pdc_pata_softreset(struct ata_link *link, unsigned int *class,
785                               unsigned long deadline)
786 {
787         pdc_reset_port(link->ap);
788         return ata_sff_softreset(link, class, deadline);
789 }
790
791 static unsigned int pdc_ata_port_to_ata_no(const struct ata_port *ap)
792 {
793         void __iomem *ata_mmio = ap->ioaddr.cmd_addr;
794         void __iomem *host_mmio = ap->host->iomap[PDC_MMIO_BAR];
795
796         /* ata_mmio == host_mmio + 0x200 + ata_no * 0x80 */
797         return (ata_mmio - host_mmio - 0x200) / 0x80;
798 }
799
800 static void pdc_hard_reset_port(struct ata_port *ap)
801 {
802         void __iomem *host_mmio = ap->host->iomap[PDC_MMIO_BAR];
803         void __iomem *pcictl_b1_mmio = host_mmio + PDC_PCI_CTL + 1;
804         unsigned int ata_no = pdc_ata_port_to_ata_no(ap);
805         u8 tmp;
806
807         spin_lock(&ap->host->lock);
808
809         tmp = readb(pcictl_b1_mmio);
810         tmp &= ~(0x10 << ata_no);
811         writeb(tmp, pcictl_b1_mmio);
812         readb(pcictl_b1_mmio); /* flush */
813         udelay(100);
814         tmp |= (0x10 << ata_no);
815         writeb(tmp, pcictl_b1_mmio);
816         readb(pcictl_b1_mmio); /* flush */
817
818         spin_unlock(&ap->host->lock);
819 }
820
821 static int pdc_sata_hardreset(struct ata_link *link, unsigned int *class,
822                               unsigned long deadline)
823 {
824         if (link->ap->flags & PDC_FLAG_GEN_II)
825                 pdc_not_at_command_packet_phase(link->ap);
826         /* hotplug IRQs should have been masked by pdc_sata_freeze() */
827         pdc_hard_reset_port(link->ap);
828         pdc_reset_port(link->ap);
829
830         /* sata_promise can't reliably acquire the first D2H Reg FIS
831          * after hardreset.  Do non-waiting hardreset and request
832          * follow-up SRST.
833          */
834         return sata_std_hardreset(link, class, deadline);
835 }
836
837 static void pdc_error_handler(struct ata_port *ap)
838 {
839         if (!(ap->pflags & ATA_PFLAG_FROZEN))
840                 pdc_reset_port(ap);
841
842         ata_sff_error_handler(ap);
843 }
844
845 static void pdc_post_internal_cmd(struct ata_queued_cmd *qc)
846 {
847         struct ata_port *ap = qc->ap;
848
849         /* make DMA engine forget about the failed command */
850         if (qc->flags & ATA_QCFLAG_FAILED)
851                 pdc_reset_port(ap);
852 }
853
854 static void pdc_error_intr(struct ata_port *ap, struct ata_queued_cmd *qc,
855                            u32 port_status, u32 err_mask)
856 {
857         struct ata_eh_info *ehi = &ap->link.eh_info;
858         unsigned int ac_err_mask = 0;
859
860         ata_ehi_clear_desc(ehi);
861         ata_ehi_push_desc(ehi, "port_status 0x%08x", port_status);
862         port_status &= err_mask;
863
864         if (port_status & PDC_DRIVE_ERR)
865                 ac_err_mask |= AC_ERR_DEV;
866         if (port_status & (PDC_OVERRUN_ERR | PDC_UNDERRUN_ERR))
867                 ac_err_mask |= AC_ERR_OTHER;
868         if (port_status & (PDC2_ATA_HBA_ERR | PDC2_ATA_DMA_CNT_ERR))
869                 ac_err_mask |= AC_ERR_ATA_BUS;
870         if (port_status & (PDC_PH_ERR | PDC_SH_ERR | PDC_DH_ERR | PDC2_HTO_ERR
871                            | PDC_PCI_SYS_ERR | PDC1_PCI_PARITY_ERR))
872                 ac_err_mask |= AC_ERR_HOST_BUS;
873
874         if (sata_scr_valid(&ap->link)) {
875                 u32 serror;
876
877                 pdc_sata_scr_read(&ap->link, SCR_ERROR, &serror);
878                 ehi->serror |= serror;
879         }
880
881         qc->err_mask |= ac_err_mask;
882
883         pdc_reset_port(ap);
884
885         ata_port_abort(ap);
886 }
887
888 static unsigned int pdc_host_intr(struct ata_port *ap,
889                                   struct ata_queued_cmd *qc)
890 {
891         unsigned int handled = 0;
892         void __iomem *ata_mmio = ap->ioaddr.cmd_addr;
893         u32 port_status, err_mask;
894
895         err_mask = PDC_ERR_MASK;
896         if (ap->flags & PDC_FLAG_GEN_II)
897                 err_mask &= ~PDC1_ERR_MASK;
898         else
899                 err_mask &= ~PDC2_ERR_MASK;
900         port_status = readl(ata_mmio + PDC_GLOBAL_CTL);
901         if (unlikely(port_status & err_mask)) {
902                 pdc_error_intr(ap, qc, port_status, err_mask);
903                 return 1;
904         }
905
906         switch (qc->tf.protocol) {
907         case ATA_PROT_DMA:
908         case ATA_PROT_NODATA:
909         case ATAPI_PROT_DMA:
910         case ATAPI_PROT_NODATA:
911                 qc->err_mask |= ac_err_mask(ata_wait_idle(ap));
912                 ata_qc_complete(qc);
913                 handled = 1;
914                 break;
915         default:
916                 ap->stats.idle_irq++;
917                 break;
918         }
919
920         return handled;
921 }
922
923 static void pdc_irq_clear(struct ata_port *ap)
924 {
925         void __iomem *ata_mmio = ap->ioaddr.cmd_addr;
926
927         readl(ata_mmio + PDC_COMMAND);
928 }
929
930 static irqreturn_t pdc_interrupt(int irq, void *dev_instance)
931 {
932         struct ata_host *host = dev_instance;
933         struct ata_port *ap;
934         u32 mask = 0;
935         unsigned int i, tmp;
936         unsigned int handled = 0;
937         void __iomem *host_mmio;
938         unsigned int hotplug_offset, ata_no;
939         u32 hotplug_status;
940         int is_sataii_tx4;
941
942         VPRINTK("ENTER\n");
943
944         if (!host || !host->iomap[PDC_MMIO_BAR]) {
945                 VPRINTK("QUICK EXIT\n");
946                 return IRQ_NONE;
947         }
948
949         host_mmio = host->iomap[PDC_MMIO_BAR];
950
951         spin_lock(&host->lock);
952
953         /* read and clear hotplug flags for all ports */
954         if (host->ports[0]->flags & PDC_FLAG_GEN_II) {
955                 hotplug_offset = PDC2_SATA_PLUG_CSR;
956                 hotplug_status = readl(host_mmio + hotplug_offset);
957                 if (hotplug_status & 0xff)
958                         writel(hotplug_status | 0xff, host_mmio + hotplug_offset);
959                 hotplug_status &= 0xff; /* clear uninteresting bits */
960         } else
961                 hotplug_status = 0;
962
963         /* reading should also clear interrupts */
964         mask = readl(host_mmio + PDC_INT_SEQMASK);
965
966         if (mask == 0xffffffff && hotplug_status == 0) {
967                 VPRINTK("QUICK EXIT 2\n");
968                 goto done_irq;
969         }
970
971         mask &= 0xffff;         /* only 16 SEQIDs possible */
972         if (mask == 0 && hotplug_status == 0) {
973                 VPRINTK("QUICK EXIT 3\n");
974                 goto done_irq;
975         }
976
977         writel(mask, host_mmio + PDC_INT_SEQMASK);
978
979         is_sataii_tx4 = pdc_is_sataii_tx4(host->ports[0]->flags);
980
981         for (i = 0; i < host->n_ports; i++) {
982                 VPRINTK("port %u\n", i);
983                 ap = host->ports[i];
984
985                 /* check for a plug or unplug event */
986                 ata_no = pdc_port_no_to_ata_no(i, is_sataii_tx4);
987                 tmp = hotplug_status & (0x11 << ata_no);
988                 if (tmp) {
989                         struct ata_eh_info *ehi = &ap->link.eh_info;
990                         ata_ehi_clear_desc(ehi);
991                         ata_ehi_hotplugged(ehi);
992                         ata_ehi_push_desc(ehi, "hotplug_status %#x", tmp);
993                         ata_port_freeze(ap);
994                         ++handled;
995                         continue;
996                 }
997
998                 /* check for a packet interrupt */
999                 tmp = mask & (1 << (i + 1));
1000                 if (tmp) {
1001                         struct ata_queued_cmd *qc;
1002
1003                         qc = ata_qc_from_tag(ap, ap->link.active_tag);
1004                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING)))
1005                                 handled += pdc_host_intr(ap, qc);
1006                 }
1007         }
1008
1009         VPRINTK("EXIT\n");
1010
1011 done_irq:
1012         spin_unlock(&host->lock);
1013         return IRQ_RETVAL(handled);
1014 }
1015
1016 static void pdc_packet_start(struct ata_queued_cmd *qc)
1017 {
1018         struct ata_port *ap = qc->ap;
1019         struct pdc_port_priv *pp = ap->private_data;
1020         void __iomem *host_mmio = ap->host->iomap[PDC_MMIO_BAR];
1021         void __iomem *ata_mmio = ap->ioaddr.cmd_addr;
1022         unsigned int port_no = ap->port_no;
1023         u8 seq = (u8) (port_no + 1);
1024
1025         VPRINTK("ENTER, ap %p\n", ap);
1026
1027         writel(0x00000001, host_mmio + (seq * 4));
1028         readl(host_mmio + (seq * 4));   /* flush */
1029
1030         pp->pkt[2] = seq;
1031         wmb();                  /* flush PRD, pkt writes */
1032         writel(pp->pkt_dma, ata_mmio + PDC_PKT_SUBMIT);
1033         readl(ata_mmio + PDC_PKT_SUBMIT); /* flush */
1034 }
1035
1036 static unsigned int pdc_qc_issue(struct ata_queued_cmd *qc)
1037 {
1038         switch (qc->tf.protocol) {
1039         case ATAPI_PROT_NODATA:
1040                 if (qc->dev->flags & ATA_DFLAG_CDB_INTR)
1041                         break;
1042                 /*FALLTHROUGH*/
1043         case ATA_PROT_NODATA:
1044                 if (qc->tf.flags & ATA_TFLAG_POLLING)
1045                         break;
1046                 /*FALLTHROUGH*/
1047         case ATAPI_PROT_DMA:
1048         case ATA_PROT_DMA:
1049                 pdc_packet_start(qc);
1050                 return 0;
1051         default:
1052                 break;
1053         }
1054         return ata_sff_qc_issue(qc);
1055 }
1056
1057 static void pdc_tf_load_mmio(struct ata_port *ap, const struct ata_taskfile *tf)
1058 {
1059         WARN_ON(tf->protocol == ATA_PROT_DMA || tf->protocol == ATAPI_PROT_DMA);
1060         ata_sff_tf_load(ap, tf);
1061 }
1062
1063 static void pdc_exec_command_mmio(struct ata_port *ap,
1064                                   const struct ata_taskfile *tf)
1065 {
1066         WARN_ON(tf->protocol == ATA_PROT_DMA || tf->protocol == ATAPI_PROT_DMA);
1067         ata_sff_exec_command(ap, tf);
1068 }
1069
1070 static int pdc_check_atapi_dma(struct ata_queued_cmd *qc)
1071 {
1072         u8 *scsicmd = qc->scsicmd->cmnd;
1073         int pio = 1; /* atapi dma off by default */
1074
1075         /* Whitelist commands that may use DMA. */
1076         switch (scsicmd[0]) {
1077         case WRITE_12:
1078         case WRITE_10:
1079         case WRITE_6:
1080         case READ_12:
1081         case READ_10:
1082         case READ_6:
1083         case 0xad: /* READ_DVD_STRUCTURE */
1084         case 0xbe: /* READ_CD */
1085                 pio = 0;
1086         }
1087         /* -45150 (FFFF4FA2) to -1 (FFFFFFFF) shall use PIO mode */
1088         if (scsicmd[0] == WRITE_10) {
1089                 unsigned int lba =
1090                         (scsicmd[2] << 24) |
1091                         (scsicmd[3] << 16) |
1092                         (scsicmd[4] << 8) |
1093                         scsicmd[5];
1094                 if (lba >= 0xFFFF4FA2)
1095                         pio = 1;
1096         }
1097         return pio;
1098 }
1099
1100 static int pdc_old_sata_check_atapi_dma(struct ata_queued_cmd *qc)
1101 {
1102         /* First generation chips cannot use ATAPI DMA on SATA ports */
1103         return 1;
1104 }
1105
1106 static void pdc_ata_setup_port(struct ata_port *ap,
1107                                void __iomem *base, void __iomem *scr_addr)
1108 {
1109         ap->ioaddr.cmd_addr             = base;
1110         ap->ioaddr.data_addr            = base;
1111         ap->ioaddr.feature_addr         =
1112         ap->ioaddr.error_addr           = base + 0x4;
1113         ap->ioaddr.nsect_addr           = base + 0x8;
1114         ap->ioaddr.lbal_addr            = base + 0xc;
1115         ap->ioaddr.lbam_addr            = base + 0x10;
1116         ap->ioaddr.lbah_addr            = base + 0x14;
1117         ap->ioaddr.device_addr          = base + 0x18;
1118         ap->ioaddr.command_addr         =
1119         ap->ioaddr.status_addr          = base + 0x1c;
1120         ap->ioaddr.altstatus_addr       =
1121         ap->ioaddr.ctl_addr             = base + 0x38;
1122         ap->ioaddr.scr_addr             = scr_addr;
1123 }
1124
1125 static void pdc_host_init(struct ata_host *host)
1126 {
1127         void __iomem *host_mmio = host->iomap[PDC_MMIO_BAR];
1128         int is_gen2 = host->ports[0]->flags & PDC_FLAG_GEN_II;
1129         int hotplug_offset;
1130         u32 tmp;
1131
1132         if (is_gen2)
1133                 hotplug_offset = PDC2_SATA_PLUG_CSR;
1134         else
1135                 hotplug_offset = PDC_SATA_PLUG_CSR;
1136
1137         /*
1138          * Except for the hotplug stuff, this is voodoo from the
1139          * Promise driver.  Label this entire section
1140          * "TODO: figure out why we do this"
1141          */
1142
1143         /* enable BMR_BURST, maybe change FIFO_SHD to 8 dwords */
1144         tmp = readl(host_mmio + PDC_FLASH_CTL);
1145         tmp |= 0x02000; /* bit 13 (enable bmr burst) */
1146         if (!is_gen2)
1147                 tmp |= 0x10000; /* bit 16 (fifo threshold at 8 dw) */
1148         writel(tmp, host_mmio + PDC_FLASH_CTL);
1149
1150         /* clear plug/unplug flags for all ports */
1151         tmp = readl(host_mmio + hotplug_offset);
1152         writel(tmp | 0xff, host_mmio + hotplug_offset);
1153
1154         tmp = readl(host_mmio + hotplug_offset);
1155         if (is_gen2)    /* unmask plug/unplug ints */
1156                 writel(tmp & ~0xff0000, host_mmio + hotplug_offset);
1157         else            /* mask plug/unplug ints */
1158                 writel(tmp | 0xff0000, host_mmio + hotplug_offset);
1159
1160         /* don't initialise TBG or SLEW on 2nd generation chips */
1161         if (is_gen2)
1162                 return;
1163
1164         /* reduce TBG clock to 133 Mhz. */
1165         tmp = readl(host_mmio + PDC_TBG_MODE);
1166         tmp &= ~0x30000; /* clear bit 17, 16*/
1167         tmp |= 0x10000;  /* set bit 17:16 = 0:1 */
1168         writel(tmp, host_mmio + PDC_TBG_MODE);
1169
1170         readl(host_mmio + PDC_TBG_MODE);        /* flush */
1171         msleep(10);
1172
1173         /* adjust slew rate control register. */
1174         tmp = readl(host_mmio + PDC_SLEW_CTL);
1175         tmp &= 0xFFFFF03F; /* clear bit 11 ~ 6 */
1176         tmp  |= 0x00000900; /* set bit 11-9 = 100b , bit 8-6 = 100 */
1177         writel(tmp, host_mmio + PDC_SLEW_CTL);
1178 }
1179
1180 static int pdc_ata_init_one(struct pci_dev *pdev,
1181                             const struct pci_device_id *ent)
1182 {
1183         static int printed_version;
1184         const struct ata_port_info *pi = &pdc_port_info[ent->driver_data];
1185         const struct ata_port_info *ppi[PDC_MAX_PORTS];
1186         struct ata_host *host;
1187         void __iomem *host_mmio;
1188         int n_ports, i, rc;
1189         int is_sataii_tx4;
1190
1191         if (!printed_version++)
1192                 dev_printk(KERN_DEBUG, &pdev->dev, "version " DRV_VERSION "\n");
1193
1194         /* enable and acquire resources */
1195         rc = pcim_enable_device(pdev);
1196         if (rc)
1197                 return rc;
1198
1199         rc = pcim_iomap_regions(pdev, 1 << PDC_MMIO_BAR, DRV_NAME);
1200         if (rc == -EBUSY)
1201                 pcim_pin_device(pdev);
1202         if (rc)
1203                 return rc;
1204         host_mmio = pcim_iomap_table(pdev)[PDC_MMIO_BAR];
1205
1206         /* determine port configuration and setup host */
1207         n_ports = 2;
1208         if (pi->flags & PDC_FLAG_4_PORTS)
1209                 n_ports = 4;
1210         for (i = 0; i < n_ports; i++)
1211                 ppi[i] = pi;
1212
1213         if (pi->flags & PDC_FLAG_SATA_PATA) {
1214                 u8 tmp = readb(host_mmio + PDC_FLASH_CTL + 1);
1215                 if (!(tmp & 0x80))
1216                         ppi[n_ports++] = pi + 1;
1217         }
1218
1219         host = ata_host_alloc_pinfo(&pdev->dev, ppi, n_ports);
1220         if (!host) {
1221                 dev_printk(KERN_ERR, &pdev->dev, "failed to allocate host\n");
1222                 return -ENOMEM;
1223         }
1224         host->iomap = pcim_iomap_table(pdev);
1225
1226         is_sataii_tx4 = pdc_is_sataii_tx4(pi->flags);
1227         for (i = 0; i < host->n_ports; i++) {
1228                 struct ata_port *ap = host->ports[i];
1229                 unsigned int ata_no = pdc_port_no_to_ata_no(i, is_sataii_tx4);
1230                 unsigned int ata_offset = 0x200 + ata_no * 0x80;
1231                 unsigned int scr_offset = 0x400 + ata_no * 0x100;
1232
1233                 pdc_ata_setup_port(ap, host_mmio + ata_offset, host_mmio + scr_offset);
1234
1235                 ata_port_pbar_desc(ap, PDC_MMIO_BAR, -1, "mmio");
1236                 ata_port_pbar_desc(ap, PDC_MMIO_BAR, ata_offset, "ata");
1237         }
1238
1239         /* initialize adapter */
1240         pdc_host_init(host);
1241
1242         rc = pci_set_dma_mask(pdev, ATA_DMA_MASK);
1243         if (rc)
1244                 return rc;
1245         rc = pci_set_consistent_dma_mask(pdev, ATA_DMA_MASK);
1246         if (rc)
1247                 return rc;
1248
1249         /* start host, request IRQ and attach */
1250         pci_set_master(pdev);
1251         return ata_host_activate(host, pdev->irq, pdc_interrupt, IRQF_SHARED,
1252                                  &pdc_ata_sht);
1253 }
1254
1255 static int __init pdc_ata_init(void)
1256 {
1257         return pci_register_driver(&pdc_ata_pci_driver);
1258 }
1259
1260 static void __exit pdc_ata_exit(void)
1261 {
1262         pci_unregister_driver(&pdc_ata_pci_driver);
1263 }
1264
1265 MODULE_AUTHOR("Jeff Garzik");
1266 MODULE_DESCRIPTION("Promise ATA TX2/TX4/TX4000 low-level driver");
1267 MODULE_LICENSE("GPL");
1268 MODULE_DEVICE_TABLE(pci, pdc_ata_pci_tbl);
1269 MODULE_VERSION(DRV_VERSION);
1270
1271 module_init(pdc_ata_init);
1272 module_exit(pdc_ata_exit);