]> bbs.cooldavid.org Git - net-next-2.6.git/blob - include/asm-i386/pgtable-3level.h
7c58debdb39e61f43ad6b66eb06cf730e4d65d61
[net-next-2.6.git] / include / asm-i386 / pgtable-3level.h
1 #ifndef _I386_PGTABLE_3LEVEL_H
2 #define _I386_PGTABLE_3LEVEL_H
3
4 #include <asm-generic/pgtable-nopud.h>
5
6 /*
7  * Intel Physical Address Extension (PAE) Mode - three-level page
8  * tables on PPro+ CPUs.
9  *
10  * Copyright (C) 1999 Ingo Molnar <mingo@redhat.com>
11  */
12
13 #define pte_ERROR(e) \
14         printk("%s:%d: bad pte %p(%08lx%08lx).\n", __FILE__, __LINE__, &(e), (e).pte_high, (e).pte_low)
15 #define pmd_ERROR(e) \
16         printk("%s:%d: bad pmd %p(%016Lx).\n", __FILE__, __LINE__, &(e), pmd_val(e))
17 #define pgd_ERROR(e) \
18         printk("%s:%d: bad pgd %p(%016Lx).\n", __FILE__, __LINE__, &(e), pgd_val(e))
19
20 #define pud_none(pud)                           0
21 #define pud_bad(pud)                            0
22 #define pud_present(pud)                        1
23
24 /*
25  * Is the pte executable?
26  */
27 static inline int pte_x(pte_t pte)
28 {
29         return !(pte_val(pte) & _PAGE_NX);
30 }
31
32 /*
33  * All present user-pages with !NX bit are user-executable:
34  */
35 static inline int pte_exec(pte_t pte)
36 {
37         return pte_user(pte) && pte_x(pte);
38 }
39 /*
40  * All present pages with !NX bit are kernel-executable:
41  */
42 static inline int pte_exec_kernel(pte_t pte)
43 {
44         return pte_x(pte);
45 }
46
47 /* Rules for using set_pte: the pte being assigned *must* be
48  * either not present or in a state where the hardware will
49  * not attempt to update the pte.  In places where this is
50  * not possible, use pte_get_and_clear to obtain the old pte
51  * value and then use set_pte to update it.  -ben
52  */
53 static inline void set_pte(pte_t *ptep, pte_t pte)
54 {
55         ptep->pte_high = pte.pte_high;
56         smp_wmb();
57         ptep->pte_low = pte.pte_low;
58 }
59 #define set_pte_at(mm,addr,ptep,pteval) set_pte(ptep,pteval)
60
61 /*
62  * Since this is only called on user PTEs, and the page fault handler
63  * must handle the already racy situation of simultaneous page faults,
64  * we are justified in merely clearing the PTE present bit, followed
65  * by a set.  The ordering here is important.
66  */
67 static inline void set_pte_present(struct mm_struct *mm, unsigned long addr, pte_t *ptep, pte_t pte)
68 {
69         ptep->pte_low = 0;
70         smp_wmb();
71         ptep->pte_high = pte.pte_high;
72         smp_wmb();
73         ptep->pte_low = pte.pte_low;
74 }
75
76 #define __HAVE_ARCH_SET_PTE_ATOMIC
77 #define set_pte_atomic(pteptr,pteval) \
78                 set_64bit((unsigned long long *)(pteptr),pte_val(pteval))
79 #define set_pmd(pmdptr,pmdval) \
80                 set_64bit((unsigned long long *)(pmdptr),pmd_val(pmdval))
81 #define set_pud(pudptr,pudval) \
82                 (*(pudptr) = (pudval))
83
84 /*
85  * Pentium-II erratum A13: in PAE mode we explicitly have to flush
86  * the TLB via cr3 if the top-level pgd is changed...
87  * We do not let the generic code free and clear pgd entries due to
88  * this erratum.
89  */
90 static inline void pud_clear (pud_t * pud) { }
91
92 #define pud_page(pud) \
93 ((struct page *) __va(pud_val(pud) & PAGE_MASK))
94
95 #define pud_page_vaddr(pud) \
96 ((unsigned long) __va(pud_val(pud) & PAGE_MASK))
97
98
99 /* Find an entry in the second-level page table.. */
100 #define pmd_offset(pud, address) ((pmd_t *) pud_page(*(pud)) + \
101                         pmd_index(address))
102
103 /*
104  * For PTEs and PDEs, we must clear the P-bit first when clearing a page table
105  * entry, so clear the bottom half first and enforce ordering with a compiler
106  * barrier.
107  */
108 static inline void pte_clear(struct mm_struct *mm, unsigned long addr, pte_t *ptep)
109 {
110         ptep->pte_low = 0;
111         smp_wmb();
112         ptep->pte_high = 0;
113 }
114
115 static inline void pmd_clear(pmd_t *pmd)
116 {
117         u32 *tmp = (u32 *)pmd;
118         *tmp = 0;
119         smp_wmb();
120         *(tmp + 1) = 0;
121 }
122
123 #define __HAVE_ARCH_PTEP_GET_AND_CLEAR
124 static inline pte_t ptep_get_and_clear(struct mm_struct *mm, unsigned long addr, pte_t *ptep)
125 {
126         pte_t res;
127
128         /* xchg acts as a barrier before the setting of the high bits */
129         res.pte_low = xchg(&ptep->pte_low, 0);
130         res.pte_high = ptep->pte_high;
131         ptep->pte_high = 0;
132
133         return res;
134 }
135
136 #define __HAVE_ARCH_PTE_SAME
137 static inline int pte_same(pte_t a, pte_t b)
138 {
139         return a.pte_low == b.pte_low && a.pte_high == b.pte_high;
140 }
141
142 #define pte_page(x)     pfn_to_page(pte_pfn(x))
143
144 static inline int pte_none(pte_t pte)
145 {
146         return !pte.pte_low && !pte.pte_high;
147 }
148
149 static inline unsigned long pte_pfn(pte_t pte)
150 {
151         return (pte.pte_low >> PAGE_SHIFT) |
152                 (pte.pte_high << (32 - PAGE_SHIFT));
153 }
154
155 extern unsigned long long __supported_pte_mask;
156
157 static inline pte_t pfn_pte(unsigned long page_nr, pgprot_t pgprot)
158 {
159         pte_t pte;
160
161         pte.pte_high = (page_nr >> (32 - PAGE_SHIFT)) | \
162                                         (pgprot_val(pgprot) >> 32);
163         pte.pte_high &= (__supported_pte_mask >> 32);
164         pte.pte_low = ((page_nr << PAGE_SHIFT) | pgprot_val(pgprot)) & \
165                                                         __supported_pte_mask;
166         return pte;
167 }
168
169 static inline pmd_t pfn_pmd(unsigned long page_nr, pgprot_t pgprot)
170 {
171         return __pmd((((unsigned long long)page_nr << PAGE_SHIFT) | \
172                         pgprot_val(pgprot)) & __supported_pte_mask);
173 }
174
175 /*
176  * Bits 0, 6 and 7 are taken in the low part of the pte,
177  * put the 32 bits of offset into the high part.
178  */
179 #define pte_to_pgoff(pte) ((pte).pte_high)
180 #define pgoff_to_pte(off) ((pte_t) { _PAGE_FILE, (off) })
181 #define PTE_FILE_MAX_BITS       32
182
183 /* Encode and de-code a swap entry */
184 #define __swp_type(x)                   (((x).val) & 0x1f)
185 #define __swp_offset(x)                 ((x).val >> 5)
186 #define __swp_entry(type, offset)       ((swp_entry_t){(type) | (offset) << 5})
187 #define __pte_to_swp_entry(pte)         ((swp_entry_t){ (pte).pte_high })
188 #define __swp_entry_to_pte(x)           ((pte_t){ 0, (x).val })
189
190 #define __pmd_free_tlb(tlb, x)          do { } while (0)
191
192 #define vmalloc_sync_all() ((void)0)
193
194 #endif /* _I386_PGTABLE_3LEVEL_H */